Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.

Slides:



Advertisements
Présentations similaires
Chap. 1 - Introduction Plan
Advertisements

TP PEIP : Chaine de transmission
192 allée des Chênes ZAC du Baconnet F Montagny
PRESENTACION POR: VICENTE MARQUEZ FECHA: 09/11/2012.
11ème Rencontre des Electroniciens de Midi-Pyrénées
Le service électronique du CPMOH
R&D autour de LISA Projets à court et long terme à l’APC
TRANSMISSION DES DONNEES INFORMATIQUES
CanSat MISSION Archimède
Topic: CP Advanced Name: P. BRASSIER Department: A&D.
INTERVENTION SUR UN SYSTEME TECHNIQUE
EXOGAM2 Quelques motivations
CanSat CLES-FACIL MUAV-I Programme de mission Mission Imposée : Sondage Atmosphérique Mission Libre : Imagerie (photo/vidéo) Lancement : Depuis.
Développement dun produit sur carte DSP pour la mesure de bruit et dimpédance sur une ligne à courant porteur Elèves : Hamid MEGHDADI Claire CHAVET-JABOT.
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Communications analogiques EII1
AUTOMATIQUE NUMERIQUE
STEREO Recherche de neutrinos stériles auprès du réacteur de l’ILL
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie CO. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
(Digital Signal Processor)
Projets liés à xTCA au LLR
Centrale domotique Web pilotée
Les Réseaux Informatiques La couche physique Laurent JEANPIERRE DEUST AMILOR.
Les systèmes mono-puce
Physique des Télétransmissions
Advisor Advanced IP Présentation Télémaintenance Télésurveillance.
Orsay, le 29 novembre 2001Frédéric Machefert 1 Laboratoire de l’Accélérateur Linéaire (IN2P3-CNRS) Orsay, France Production Readiness Review LHCb – Calorimètre,
Groupe CTF3 Bilan Tourniquet Section 01 Date 9/12/2014
Nicolas Dumont Dayot pour le groupe LAr du LAPP
Modulation Démodulation
Système slow-control au LAPP
Alain Cojan Formation “Piquet” u Baraques, accès, sécurité, particularités u Outils d’usage général u Monitoring température des baraques u Installations.
Service électronique Bilan
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie BI. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
APPLICATIONS Convertisseur ΣΔ.
LAr Upgrade Démonstrateur et l’implémentation d’IPbus
Réunion LBNO-WA105 du 21/03/2014. Haute tension Solution actuelle (prototype LAGUNA) – Haute tension positive sur anode – Cathode à 0V – 1 câble unique.
M.D. 11-mai-2004Journées CMS-France Le système de monitorage de CMS-ECAL  Programme : Motivations Solutions techniques retenues Installation sur.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
C. Combaret CMS France - 13/05/2004 Very Front-End Electronics (VFE) Connexion vers les capsules Alimentation de la carte MGPA ADC Buffer Connexion Vers.
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Software Defined Radio
Résumé: La machine Thom-X, destinée à produire du rayonnement X par rétro- diffusion Compton, comprend un Linac suivi d’une ligne de transport pour injecter.
CHECK POINTS AUTOMATIQUE RALLYE ANDRIEU Alexandre CLEMENT Julien
Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 14/10/2013
CONDITIONNEMENT DE L’INFORMATION
Les nouveaux bus de données H. Le Provost (SEDI) Journée Electronique du DAPNIA, 10 Novembre 2006.
1 Christophe OZIOL / Beng yun KY I NSTITUT DE P HYSIQUE N UCLÉAIRE O RSAY DALTON D IGITIZER FROM ALTO VIA N ARVAL VLSI JUIN 2012.
O. Le Dortz Réunion Omegapix2 3/03/2015 Test d’Irradiation du Circuit Omegapix2 Olivier Le Dortz, LPNHE Paris 3 Mars 2015.
Projet CTF3 au LAPP Réunion de service Louis Bellier, Jean Tassan, Sébastien Vilalte.
Premiers pas vers l’upgrade du système de déclenchement d’ATLAS : le démonstrateur LArg 1 Nicolas Dumont Dayot/Jasmin Fragnaud- Réunion jeudi LAPP - 20/11/14.
Y. Zoccarato – Journée d’étude sur les détecteurs diamant– 9 Juin 2015 Moniteur ultra-rapide pour étiquetage temporal en hadronthérapie L. Caponetto, X.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
Développements autour de l’ ATCA et ROD pour le SLHC au LAPP A.Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot P. Iengo,
Développements ATCA au LAPP Journées VLSI - FPGA - PCB de l'IN2P3 11/06/2014 Nicolas LETENDRE 11/06/2014Journées VLSI - FPGA - PCB1.
Développements autour d’ ATCA, ROD pour le HL-LHC au LAPP A.Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot I.Wingerter.
Nouvelle électronique pour le calorimètre à Argon Liquide d’ATLAS 05/06/2012 Electronique Calorimètre ATLAS-Journée VLSI-IN2P Nicolas Dumont Dayot.
Chaine d’acquisition du Calorimètre LArg ATLAS Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 11/06/2014Acquisition ATLAS LArg-VLSI
Développements autour d’ ATCA et ROD pour le HL-LHC au LAPP A. Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot I.Wingerter.
(R&D) Valpré, Septembre 2006David Etasse Comment optimiser l’usage d’un lien Ethernet Gigabit en acquisition de données ? « FASTER »
Nicolas LETENDRE – LAPP Annecy Journées VLSI - PCB - FPGA – IAOCAO Jeudi 24 Juin 2010.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
CTF3 – CLIC Diagnostic faisceau. Jean-Marc Nappa, Sébastien Vilalte.
Julie Prast, DHCAL Meeting, 6 mai 2008 Statut de la carte DIF Sébastien Cap, Guillaume Vouters Julie Prast.
CR reunion electronique à l’IPNL du mardi 22 Avril h30 – 12h30 : repas Claude, Cyril et Pablo 12h30 – 14h: discussions.
L’Electronique Back-End du Détecteur SciFi
Développements techniques GRAND-proto
Nous devons construire 300 TELL1. Pre-production en juin 2004
Transcription de la présentation:

Réunion de service 28/02/2012

L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de m 400µs

 Canaux ADC ◦ Lecture photodiodes ◦ Lecture des capteurs de positions des bancs ◦ Lecture basse fréquence (température, pression…)  Canaux ADC rapides (500 MHz) ◦ Démodulation numérique  Canaux DAC ◦ Asservissement des bancs ◦ Divers controls  Toutes ces cartes ont en commun: ◦ Système de timing ◦ Communication par liens optiques ◦ Configuration par Ethernet Fonctionnalités sur une mezzanine Parties commune sur une carte mère ⇒⇒DAQ_BOX

 Format 19 ’’ 2U  Alimentation 220VAC ou externe (+/-12VDC)  4 Mezzanines par boite  Possibilité de mezzanines doubles  Timing par fibre optique ou lien LVDS  Ethernet par cuivre ou fibre optique  2 liens optiques pour la réception / transmission des données Timing TOLM Links RJ45 Eth Optic Eth Timing Optic in Mezzanine 1 Mezzanine 2 Mezzanine 3Mezzanine 4

 Processeur embarqué pour: ◦ Control et configuration ◦ Surveillance (température, courant etc…) ◦ Mise à jours des microprogrammes  Pour chaque mezzanine: ◦ FPGA pour supporter différents standards de communication avec la mezzanine ◦ DSP pour du filtrage numérique FPGA ARM SFP RJ45 Eth phy MEZZANINE FPGA DSP x4 Timing TOLM Links Power Supplies Power Supplies Data & Config Temps GPS Horloge commune

 Format mécanique AMC (Advanced Mezzanine Card)  Format PCB: 180.6x73.4  Face avant maison  Jusqu’à 8 connecteurs Lemo 3 points  Possibilité de mezzanines de largeur double AMC connector mm Front Panel

 Mezzanine ADC ◦ 8 canaux ADC 18-bits 800kHz ◦ Filtrage AA Analogique 8eme ordre ◦ Filtrage numérique sur carte mère  Mezzanine DAC ◦ 8 canaux DAC 24-bit 400kHz ◦ Filtrage AI Analogique 2eme ordre ◦ Interpolation numérique sur carte mère  Mezzanine Slow Control ◦ 16 canaux ADC qq kHz ◦ 16 canaux DAC qq kHz Electronique Analogique ADC FPGA (option) ADC Face Avant

 Modulation du laser: ◦ 6.27MHz, 8.36MHz, 56.43MHz, MHz plus les fréquences doubles  Après les photodiodes: Démodulation du signal ◦ Echantillonnage par ADC 14-bit 500MHz ◦ Démodulation numérique dans un FPGA  Carte d’évaluation au format PCI-express

 Test de la partie mécanique  Test de l’interface mezzanine / FPGA  Test du DSP  Test des mezzanine FPGA SFPSFP RJ-45 PHY SFPSFP RAM EEPROM MEZZANINE DSP Timing Ethernet Tolm Link

 Système modulable par l’utilisation de mezzanines  Réduction des coûts ◦ Les fonctionnalités sont sur mezzanine  La DAQ_Box peut être utilisée dans: ◦ Seule, dans une boucle d’asservissement ou de l’acquisition simple ◦ Un système complexe, avec échange de données rapide par fibres optiques  Prototypes: Juillet 2012 ◦ Prototype carte mère ◦ Prototype mécanique ◦ Mezzanine DAC  Prototype final: 2eme semestre 2013  Production: début 2014