Daq µTca DPGA.

Slides:



Advertisements
Présentations similaires
Acquisition capteur CMOS (Mimosa 26) en μTCA pour QAPIVI
Advertisements

Nicolas Dumont Dayot pour le groupe LAr du LAPP
Test.
Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 14/10/2013
1 M. Taurigna,,D. Charlet C. Paillé Ethernet Interface But de la R & D : Intégrer un interface Ethernet dans un FPGA avec le minimum de composant externes.
Premiers pas vers l’upgrade du système de déclenchement d’ATLAS : le démonstrateur LArg 1 Nicolas Dumont Dayot/Jasmin Fragnaud- Réunion jeudi LAPP - 20/11/14.
1 / 35 Acquisition de capteur CMOS (Mimosa 26) en μTCA Loup Balleyguier Journées VLSI PCB FPGA Juin 2014.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
Nouvelle électronique pour le calorimètre à Argon Liquide d’ATLAS 05/06/2012 Electronique Calorimètre ATLAS-Journée VLSI-IN2P Nicolas Dumont Dayot.
Développements autour d’ ATCA et ROD pour le HL-LHC au LAPP A. Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot I.Wingerter.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
Julie Prast, DHCAL Meeting, 6 mai 2008 Statut de la carte DIF Sébastien Cap, Guillaume Vouters Julie Prast.
CR reunion electronique à l’IPNL du mardi 22 Avril h30 – 12h30 : repas Claude, Cyril et Pablo 12h30 – 14h: discussions.
BAO8 Eth Eth Eth Eth * BAO9 Eth Eth Eth Eth * BAO3.
Centre d'Études Techniques de l'Équipement de l'Ouest COPIL PRODIGE 14 février 2013.
Projet tuteuré 2009 Les clients légers Alexandre Cédric Joël Benjamin.
Made with OpenOffice.org 1 Travailler en réseau intranet à l'école Un réseau : pourquoi ? Architecture du réseau Partager un dossier Enregistrer en réseau.
Soutenance TP Réseau Sujet 10 Plateforme de commutation multi-niveaux Catalyst 8540 Gilles Bricier & Paul ChauchisFévrier 2006.
Développement d'applications Web avec le framework PHP Symfony 2 Mathieu Peltier (Mercator Océan - CNRS) (UMS 831, Observatoire Midi-Pyrénées)
Epreuve e6 Bts sio OPTION: SLAMSESSION: OUDJHANI Jihad.
NCAM_PC meeting 02 juin 2016 Informations : FEB V4 Situation routage Calendrier : objectif d’avoir le routage terminé pour fin juin Démarrage vérification.
ALICE February/March exercise summary Latchezar Betev WLCG Collaboration Workshop 22 April 2008.
Test.
Test.
SYSTEM PROGRAM.
test
L’Electronique Back-End du Détecteur SciFi
MENUS PRINCIPAL RESEAU.
MAROC2 – cartes de test # carte Qui/Ou ? Quoi ? Status USB1 Koree
Activités techniques DAMIC Dark Matter In CCD
METTRE EN ŒUVRE UN PROJet DE PARCOURS n psychiatrie et sante mentale
Utilisation de PostgreSQL
Le Cycle de vie d’un logiciel
1 Virtex-5 FXT 100 FPGA/KIT ML523
Circuits Omegapix2 (2D et 3D)
Circuits Omegapix2 3D Olivier Le Dortz, LPNHE Paris PPS Weekly Meeting 11 Mars
Acquisition autonome carte ASM (A 3SM)
PPE – Contexte Service de consultation des stages de la section STS-SIO Exploité sur le serveur Intranet Barney depuis 2005 Utilisé par les professeurs.
Lustre au DAPNIA.
Géographie et mobilité
Programme des actions à mener dans l’option du Démonstrateur
Direction des Approvisionnements Direction des Approvisionnements
Virtualisation d’applications mobiles dans un réseau de Cloudlets
Support – info Sauvegarde des données locales des postes clients
Norton Ghost Symantec.
Bilan méthode et avancement
Points de discussion.
Réunion coordination WLCG Lyon, le 13 mars 2008
Installation des OS par réseaux (PXE)
Reconstruction of HR1 events taken in test beam
Enquête de satisfaction
TEST.
ok.
Introduction à la cartographie et à la photo-interprétation
CLIQUER SUR ADMINISTRATION POUR LES REGLAGES
Cyberattaques dans la pratique
Développements techniques GRAND-proto
Mésocentre de calcul et de stockage ouvert sur la grille EGEE (MUST) LAPP/ Université de Savoie / EGEE.
TGV Trigger Générique Vme Face avant Tri d’événements de physique
BIOS- OS Environnement logiciel PC / Traitement numérique / Contrôle.
Administrer le site des théâtres de Compiègne
Activités du groupe CTF3 au LAPP
DC04 CMS Objectif Status Planning
ASSISTANT COORDINATEUR CHAINE GRAPHIQUE (H/F)
Dans toutes les séries technologiques, les compétences de la démarche scientifique structurent la formation en physique-chimie et les évaluations. Compétences.
Status Daq µTCA et carte Asm
Étape 1 : présentation du défi scientifique
Test test.
Transcription de la présentation:

Daq µTca DPGA

A M C 4 A S M 1 Fibre Fibre 3 Gb/s 10 Gb/s Trig Req PC Trig Valid Fibre 3 Gb/s Fibre 10 Gb/s Trig Req PC Trig Valid Fibre 3 Gb/s A S M 12 Fibre 10 Gb/s Fibre 3 Gb/s T H O R

Carte Asm (Hardware) 13 Cartes Modifiées (Adc) 2 Cartes à mettre à jour 1 à dépanner 6 mezzanines câblées à tester

Carte Asm (firmware) Génération d’un pattern depuis ADC Config de la carte Asm via le DCS Quelques problèmes liés au routage dans le FPGA subsistent Plusieurs validations sont à faire : Seuil haut et/ou bas

Thor (Hardware) 4 Cartes (2 Clermont, 1 Nice, 1 Lyon) Manque oscillateur 40 Mhz Nappe de trigger à finaliser

Thor (Firmware) Dcs Trigger Rendre homogène aux cartes ASM (programmation du FPGA) Trigger Valider les différents types de trigger

Carte Amc40 Problème de programmation jtag (non bloquant) Voir avec Marseille Firmware finalisé en mode debug Quelques infos dans la trames à ajouter

Daq Software DCS  ok Sotfware Daq  Ebauche Configuration des cartes ASM, THOR, HV , AMC40 Sotfware Daq  Ebauche Confronter à des pertes de trames Temps écriture sur le disque Software monitoring  Ebauche pour le Debug Software Analyse (Info/Elec)  en perpétuelle évolution

Conclusions A finaliser Développement firmware en mode débug (90%) Beaucoup de tests à effectuer pour valider les firmwares Sotfware Daq à améliorer ( divers piste en cours…) Analyser les données