Programme des actions à mener dans l’option du Démonstrateur

Slides:



Advertisements
Présentations similaires
Phase II: Prospective Tuile Lyon, 19 septembre 2014 François Vazeille ●Le point sur les R&D en cours au LPC ●Personnels et budgets ●Conclusion et prospective.
Advertisements

CSAT Upgrade ATLAS Phase II 1 juin 2015 François Vazeille ● Eléments nouveaux ayant un impact sur le calendrier. ● Bilan rapide des 4 R&D en cours (Initiatives.
Phase II: Prospective Tile LPNHE, 14 octobre 2013 François Vazeille ●Le point sur les 4 R&D en cours au LPC ●Conclusion et prospective Réunion importante.
Activites upgrade Calorimetre à Tuiles
Le point sur sLHC/sATLAS et l’upgrade au LPC François Vazeille LPC (12 juillet 2010)  Informations les plus récentes: avril-juillet 2010 Réunion ATLAS.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
J. Bonnard– VLSI Orsay– June 22-24, 2010 Voie de lecture pour calorimètre électromagnétique Samuel Manen, Laurent Royer, Jonathan Bonnard, Pascal.
G. Bosson, J-L. Bouly, O. Bourrion, N. Ponchant, J-P. Richer, J-P. Scordilis.
R&D sur l’ASIC de la carte 3en1  Rappels essentiels  Cahiers des charges  Exemples d’ADC  Travaux et collaboration(s) envisageable(s)?  Planning,
Développements autour d’ ATCA et ROD pour le HL-LHC au LAPP A. Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot I.Wingerter.
1 17/06/2011 FATALICs : circuits de lecture pour l’électronique front end du TileCal de s-Atlas en IBM 130 nm Journée.
Xay Soumpholphakdy – Journées VLSI-PCB-FPGA-IAOCAO -IN2P LAL Semaine 25 R&D pour sATLAS Gerard Bohner, Jaques Lecoq, Samuel Manen, Xay Soumpholphakdy.
Réunion de suivi du 8 décembre 2011  Dernières nouvelles  Mini-tiroirs  Electronique front-end  Dernières nouvelles  Mini-tiroirs  Electronique front-end.
The relationship between the different FEB projects The first MainBoard and its Processing DaughterBoard will be developed for 3-in-1, but keeping the.
Développements Techniques sur EASIER Hervé LebboloÉlectronique EASIERBiennale du LPNHE septembre Mécanique : P. Repain Électronique : J. David,
CR reunion electronique à l’IPNL du mardi 22 Avril h30 – 12h30 : repas Claude, Cyril et Pablo 12h30 – 14h: discussions.
Gregorio Bernardi / LPNHE-Paris Vendredi 5 Février 2016.
Activités SLHC François Vazeille, réunion Marrand 2009  Le 6 ième exposé sur SLHC depuis 2005, (sans compter d’autres interventions: Conseil scientifique.
PRESENTATION DU LOGICIEL Edité par. … et plus encore - De gérer vos présentations : individuelle, découverte ou en réunion et de générer vos précommandes.
Point de situation sur BAROS++ & WXT PHAROS GE – Réunion informatique du 27/10/2009.
Réunion des délégués de promotion des groupes ABC 8 Novembre 2010 Annexe 5.
COLLABORATION CALICE Electronique Very front end pour le E-CAL Service Electronique, LAL, OrsayMardi 28 Mai 2002.
SKIROC status LAL – EUDET France – 05/04/2007. Common DAQ Slice FE FPGA PHY VFE ASIC Dat a Clock+Config+Control VFE ASIC VFE ASIC VFE ASIC Conf/ Clock.
Commande de la machine a courant continu par raspberry Réalisé par : Zriouile Rachid & IBELLA Lahoucine Lagraoui Mouhssine Encadré Par: Mr. Bensaid Mounir.
Les systèmes embarqués. Chap 1 : Généralités Définition:  Un système embarqué est un système électronique et informatique, qui est dédié à ou spécialisé.
LINKY Les compteurs introduisent plusieurs nouvelles sources
Architecture Informatique
Acquisition Rapide Multivoies
MAROC2 – cartes de test # carte Qui/Ou ? Quoi ? Status USB1 Koree
ATS8500 Standalone Downloader.
Reference Document Document de référence
Réunion carte(s) HVPA+ interface
Découverte du matériel Arduino Uno
Travaux Académiques Mutualisés Besançon Orléans Tours
Enseignement d’exploration S.I. - C.I.T.
Agencement de capteurs Autonomes Communicants
Etude du signal de la calibration de l'électronique
Acquisition Rapide Multivoies
SmarTeam-Coord : mandat, composition, activités
Circuits Omegapix2 (2D et 3D)
Circuits Omegapix2 3D Olivier Le Dortz, LPNHE Paris PPS Weekly Meeting 11 Mars
COMMANDE A DISTANCE DE MCC
PROJET DE CONCEPTION ELECTRONIQUE www. magoe
EDR disk - Agenda Introduction
Acquisition autonome carte ASM (A 3SM)
Alimentations stabilisées et régulées pour laboratoire de maquettes
Pascal Perret LPC Clermont
Réunion équipe ATLAS (Olloix 2010)
Le Démonstrateur version LPC
Journée de l’inspection Module 1 Sciences et Technologies du Management et de la Gestion Module 1 – Mars 2012.
Activités LAPP-Annecy
TP chaîne d’information
LCG –France Tier2 & AF Réunion de Coordination – Problèmes récurrents des VOs 10 Septembre – 21 Octobre Hélène CORDIER.
Christian LEFEBVRE IA-IPR Sciences et techniques industrielles Séminaire BTS SE novembre 2004 Faisceau hertzien et multiplexeur Sodielec Lycée G.CABANIS,
Les upgrades LHC au pole MicRhAu Nicolas Pillet pour le pole MICRHAU
Retour d’expérience: OBM solution d’agendas partagés à l’IPNO
Transmission de données
Développements techniques GRAND-proto
General Meeting Pulsed Elements for ThomX
Evaluation et suivi des compétences
École Supérieure des Communications de Tunis AST
Activités du groupe CTF3 au LAPP
R&D TDC : mesure de temps à 10 ps ajustable
Architecture d’un ordinateur
Status Daq µTCA et carte Asm
Bureau d’étude électronique automobile - Main Inverter
PRÉSENTATION ANNÉE SECONDES
Séquence /Séances mise en oeuvre
Transcription de la présentation:

Programme des actions à mener dans l’option du Démonstrateur François Vazeille (25 août 2011) La liste des actions n’est pas forcément donnée dans l’ordre chronologique. Version corrigée lors de la réunion du vendredi 9 septembre

Actions Commentaires Tests ASIC2 au LPC Présentation des résultats au LPC: OK. Préparation tests au CERN Matériel + cahier des charges + contacts avec CERN: Effectué. Tests au CERN Période 19 au 21 septembre 2011. Optimisation largeur de pulse et autres Partir avec une solution conservatrice (50 ns). Rôle du peaking time: Simulations prochaines (DP). Fréquence: 40 MHz est préférable Nombre de bits et nombre de gains ? Il nous appartient de démontrer quelle est la meilleure solution. ADC 130 nm Réflexion en cours dans le service Micro sur les possibilités d’études d’un ADC 12 ou 10 bits. Intégration ADC Sortie analogique pour trigger Ne semble pas difficile. Signaux de commande Option actuelle et option future: à voir avec électronique. Format des données

Actions Commentaires Intégrateur Quelles sont les parties dans l’ASIC et les parties sur la carte 3en1 ? ADC pour l’intégrateur Quel type d’ADC ? Intégration ADC intégrateur Signaux de commande Option actuelle et option future Format des données

Actions Commentaires Injection de charges Quelles sont les parties dans l’ASIC et les parties sur la carte 3en1 ? Signaux de commande Option actuelle et option future Régulateurs des BT Choix de l’option: sur 3en1 ou sur tiroir ? Possibilités de développement en électronique ? Circuit carte 3en1 Support ASIC et autres composants Connectique et liaison avec Daughter board Cartes MB1 A voir avec électronique. Nouvelles fonderies Nouveaux tests LPC et CERN

Commentaire général sur le planning: Les échéances données sont très contraignantes, et doivent être considérées comme des objectifs. Elles sont en faveur de Chicago: faire passer le message auprès de la collaboration qu’il faut relâcher certaines d’entre elles afin de laisser ouvert le choix final. Voir au LPC quels sont les besoins requis auprès des autres services: électronique en particulier.