MFT meeting 26/03/20121 DAQ system discussion. 2MFT meeting 26/03/2012 Conceptual Readout Architecture.

Slides:



Advertisements
Présentations similaires
Architecture de machines Les entrées sorties Cours
Advertisements

Le grand défi 4 Savoir et tactique 9 questions Q1 = 1ptQ2 = 2ptsQ3 = 4pts Q4 = 8ptsQ5 = 16ptsQ6 = 32pts Q7 = 64ptsQ8 = 128ptsQ9 = 256pts.
15 - Subnetting.
Routage Classless VLSM/CIDR. Sommaire 1)Introduction au routage classless 1)CIDR* 1)VLSM** 1)Configuration * Classless Inter-Domain Routing ** Variable.
BAILLET Damien LOVERY Clément DESS IIR option Réseaux Promotion
Performances 1 Évolution : Performance. Performances 2 Évolution : Mémoire.
Cartes vidéos, les modèles d’aujourd’hui
Le pixel ~ Échelle de grandeur en 2 2n (avec n nombre entier)
Architecture de machines La mémoire
Architecture de machines La mémoire
Les Réseaux (Informatiques)
Lenregistreur numérique Formation par Maurice Périard Novembre 2012.
a r a t b a r s BIENVENUE À CETTE PRÉSENTATION D’AFFAIRES
Traitement des images de la caméra rapide. Resolution/Speed Chart (fps) 1280 x 8007, x 720 (720p) 8, x 7689, x 480 (DVD) 17,000.
Images numériques Quand les images parlent.
Contexte de la carte a réaliser
ARCHITECTURE DES ORDINATEURS
Les solutions techniques comparées Accès Internet :
D.S.L.(“Digital Subscriber Line: ligne numérique chez l’abonné”)
Le Codage M P E G PAR ERAUD yann BLAS Tony CANUTE Amirt.
Institut TELECOM / TELECOM Bretagne
En avant 8 texte 2 page 14 Texte 2 Questions sur le texte 2.
Les systèmes de numération
Plesiochronous Digital
Interface série de type I2C
Aurélien Koppel Manager Bios Consulting
Acquisition capteur CMOS (Mimosa 26) en μTCA pour QAPIVI
Développement dun produit sur carte DSP pour la mesure de bruit et dimpédance sur une ligne à courant porteur Elèves : Hamid MEGHDADI Claire CHAVET-JABOT.
Le matériel Les composants de l’ordinateur
LES SYSTEMES AUTOMATISES
Un moyen de compresser le signal audio présenté à travers un exemple
Pr. Alain Greiner (LIP6 - ASIM) Daniel Millot, Philippe Lalevee (INT)
H. MATHEZ– ALICE Saclay – Dec. 2, 2011 ALICE-MFT et Le Pôle MIcRhAu.
IFT3730 : Infographie 3D Systèmes et modèles graphiques Pierre Poulin, Derek Nowrouzezahrai Hiver 2013 DIRO, Université de Montréal.
IFT2740 : Outils de l'infographie 3D Systèmes et modèles graphiques
(notes, section 1.3) Implémentation des systèmes numériques Quatre considérations d’implémentation Taille du système Précision des calculs Aujourd’hui.
GIF-3002 SYSTÈMES MICRO- PROCESSEURS ET INTERFACES
GAMMA CAMERA (images).
Réunion de collaboration du 9-10 Juillet 2008 J.L. Béney 1 Logiciel At  Client-Serveur Tcp/ip de la station autonome  Influence de l'architecture matérielle.
Copyright 2011 – Les Chiffres Copyright 2011 –
Communication 1 automate par BUS : RS 232
© Sopra, 1999 / Date / Nom doc / p1 Ethernet - Pratique SOPRA. / IUT GTR Éric Aimée.
Algorithmes sur les images dans Excel
Mémoire périphérique Stockage primaire: Mémoire principale (RAM)
(Gestion de la mémoire)
Réunion Projet ANR NEMESIS du 15 décembre 2014
SIF1033 Traitement d’image
Les systèmes mono-puce
Mimosa 16: « final results » 14 & 20 µm Mimosa 18: preliminary results A.B. on behalf of IPHC-Strasbourg/CEA-Saclay Mimosa µm and 20 µm – digital.
Upgrade banc de test cosmique
Une brève présentation
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie BI. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Online : Electronique ou informatique ? JI Online : Electronique ou informatique ?
GESTION DU BUS Hugo Descoubes - Octobre 2012 Universal Serial Bus.
CEA DSM Irfu Saclay, 29 Nov. - Applications avec FPGA à processeur embarqué sans système d'exploitation Applications avec FPGA.
P. Baron CEA IRFU/SEDI/LDEFJournées VLSI / PCB / FPGA / Outils; Juin 2010; LAL ORSAY. 1 Le circuit AGET pour la lecture des TPCs P. Baron, E. Delagnes.
1 / 35 Acquisition de capteur CMOS (Mimosa 26) en μTCA Loup Balleyguier Journées VLSI PCB FPGA Juin 2014.
Y. Zoccarato – Journée d’étude sur les détecteurs diamant– 9 Juin 2015 Moniteur ultra-rapide pour étiquetage temporal en hadronthérapie L. Caponetto, X.
Développements autour de l’ ATCA et ROD pour le SLHC au LAPP A.Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot P. Iengo,
Chaine d’acquisition du Calorimètre LArg ATLAS Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 11/06/2014Acquisition ATLAS LArg-VLSI
(R&D) Valpré, Septembre 2006David Etasse Comment optimiser l’usage d’un lien Ethernet Gigabit en acquisition de données ? « FASTER »
Le « public switch telephone network » (PSTN) est le réseau du monde du public circuits des réseaux téléphoniques, de la même façon que l'Internet est.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
L.LETERRIER – SCATS Sixteen Channel Absolute Time Stamper Journées VLSI PCB FPGA IAOCAO IN2P3 C. Beigbeder 1, D. Breton 1, S.
DHCAL DHCAL La collaboration EDHCAL La collaboration EDHCAL Le projet DHCAL Le projet DHCAL Activités détecteurs Activités détecteurs Activités électroniques.
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
L’Electronique Back-End du Détecteur SciFi
Transcription de la présentation:

MFT meeting 26/03/20121 DAQ system discussion

2MFT meeting 26/03/2012 Conceptual Readout Architecture

3MFT meeting 26/03/2012 En collaboration avec LANR gamhadron et le projet QUAPIVI 3 R&D ont démarrées en janvier 2012 : - mise en œuvre dun lien GBT dans un FPGA, - mise en œuvre dun lien haut débit PCIe sur le backplane µTCA - mise en œuvre dun capteur MIMOSA 26 (séquencement, configuration, lecture…) dans un FPGA. Conceptual Readout Architecture

4MFT meeting 26/03/2012 Man power, planning - 1 ETP pour la mise en œuvre du GBT et de la liaison PCIe sur µTCA : Le but est davoir ces 2 blocs fonctionnels opérationnels pour la fin ETP pour 2 ans et 6 mois pour la mise en œuvre du MIMOSA 26 : Le but est dobtenir à terme un système dacquisition µTCA pour un «mini» télescope, constitué de 4 plans ayant chacun 2*MIMOSA26. Une commande de matériel devant permettre la réalisation de ces travaux est en cours. De manière à réduire les temps de développement, tous les constituants de ce système dacquisition seront des standards du commerce (fournisseur : Bittware, Vadatech)

5MFT meeting 26/03/2012 Quelques chiffres - sur les ASICS à petit angle : 1 hit / mm2 - pour un ASIC avec une surface active de 0.5 cm2 de 256*512 (20*20µm2) -> 50 hits max - Avec une marge dun facteur 3 et 100 pixels bruyants/cm2 -> 250 hits/cm2 - pour un encodage de type : Coding hit on 2 rows (12 bits) (2 bits) Address of column (8 bits: 256) Line status Word state Nb cluster ½ line 0 (4 bits) 9 Nb cluster ½ line 1 ( 4 bits) 9 Address of line (2 lines) (6 or 7bits) 64 or 128 Reserved for Hamming Code

6MFT meeting 26/03/2012 Memory capacity VS Hit rate/ line

7MFT meeting 26/03/2012 Débit de données - pour une lecture sans trigger avec des collisions à 50kHz (20µs): - si le temps de lecture dune frame est de : 6.4 µs : -> le débit de données est de : 6.4µs / = 0.64 ns -> 1.56 Gb/s - si le temps de lecture dune frame est de : 12.8 µs : -> 12.8µs / = 1.28 ns -> 781 Mb/s - Pour une architecture avec trigger (mais avec un temps de lecture dune frame < 20µs): - si le traitement digital de lASIC et lenvoie données est à la fréquence du trigger L0(50KHz) -> 20µs / = 2 ns -> 500 Mb/s -Si le traitement digital est sur L0 et lenvoie est sur L1 (facteur de réduction de ~3 entre L0 et L1) -> 20µs*3 / = 6 ns -> 166 Mb/s - lien GBT en bout déchelles (bidirectionnel 4.8 Gb/s):

8MFT meeting 26/03/2012 ASIC : Partie numérique Matrice pixel A/D SDS 32 SDS 32 SDS 32 SDS 32 SDS 32 Pipe line 256 MUX Memory management L0 memory L1 serialiseur Tx - attention à la latence des triggers…