Cours de Structure et Technologie des composants d’ordinateurs

Slides:



Advertisements
Présentations similaires
Électronique de base du processeur
Advertisements

Le Concept du programme enregistré
Architecture de machines Le microprocesseur
Architecture de machines Principes généraux
Architecture de machines Les entrées sorties Cours
TECHNOLOGIE DES ORDINATEURS
Fonctionnement de l'unité centrale (rappels ? de 1ère Année)
ARCHITECTURE INTERNE d’un MICROPROCESSEUR
auxiliaires ou mémoires de masse ou alors secondaire).
Plan du cours : 2ème Partie
A abstraction b assembleur c nombre binaire d bit e cache f UC g puce h compilateur i famille dordinateurs j contrôle k chemin de données l défaut m dé
Le Concept du programme enregistré
Architecture Systèmes
2.Les différentes architectures (Louis)
Les microprocesseurs A. Objectifs de la séquence:
TRANSMISSION DES DONNEES INFORMATIQUES
Architecture de machines Principes généraux
Architecture de machines Le microprocesseur
Cours d’initiation en Informatique
Système d’exploitation : Assembleur
Les systèmes à microprocesseur
Architecture des ordinateurs
Chapitre 8 : L’architecture de base des ordinateurs
ARCHITECTURE GLOBALE CAPTAGE Traitement DES des données GRANDEURS
Chapitre n°2 : Architecture d'un ordinateur
SÉQUENCE D’ACTIONS SUR
Architecture de base d’un ordinateur
LE MICROPROCESSEUR 8086/8088 Architecture externe du 8086
Architecture des Ordinateurs
INTRODUCTION AU Février 2008
Architecture Fondamentale des Microprocesseurs
Architecture d ’un système à MICROPROCESSEUR
LES SYSTEMES AUTOMATISES
Module 1 : Généralités sur les systèmes informatiques
Chap. 2 - Structure d’un ordinateur
ΜP David Saint-Mellion.
Réalisé par Mr CALVO du Lycée Bon Secours à PERPIGNAN
L'Unité centrale (CPU) Le CPU doit être rapide (mesuré en temps de CPU) UNITE DE CONTROLE Générer les signaux de control/temps Contrôler le décodage/exécution.
Informatique 1. Les applications de l’informatique
Lycée ELKHAWARIZMI De SAFI
Logique programmée & Microprocesseurs
Afficheur industriel « AIW » MAT Électronique
Cours de Réseaux Informatiques
Développement d’application client/serveur
Cours des Systèmes d’exploitations
Développement d’application client/serveur
3-Présentation d’un µP simple
Processeurs et chemins des données
Architecture Des Ordinateurs Microprocesseur Et Mémoire
INF8505: processeurs embarqués configurables Département de génie informatique et génie logiciel Processeurs sous-RISC et application aux réseaux Quand.
Chapitre 9 : La machine MIASM
André Seznec Caps Team IRISA/INRIA 1 Processeurs Hautes Performances Panorama et Nouveaux Défis André Seznec IRISA/INRIA
J.-M. ADAM – D. BARDOU Fonctionnement de l'unité centrale.
Fonctionnement d’un ordinateur
Développement d’application client/serveur
Cours de Systèmes d’exploitations
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Encodage du jeu d’instructions.
Architecture d'un ordinateur
3-Présentation d’un µP simple
Structure de Base d’un ordinateur Matière : Informatique
Architectures des ordinateurs
PICAXE LE MICRO-CONTROLEUR.
INFOR 101 Chapitre 5 Marianne Morris.
BEP Electronique - Systèmes microprogrammés
UE MAREP Cours 12 : Révisions
Patricia Renault UPMC 2005/2006
Architecture d’un ordinateur
ARCHITECTURE MATERIELLE D’UN SYSTEME A MICROPROCESSEUR
Intervention sur un système technique Afficheur industriel « AIW »
Chapitre IV Architecture de VonNeumann. I/ Introduction John VonNeumann est un mathématicien d’origine Hongroise qui a participé au projet Manhattan.
Transcription de la présentation:

Cours de Structure et Technologie des composants d’ordinateurs Zouhair ELHADARI www.hadari.jimdo.com Centre de BTS Dakhla 1ère année BTS DSI

Chapitre 3 Le Microprocesseur

Présentation: 1ère année BTS DSI Prof:EL HADARI zouhair

Qu’est un Microprocesseur? Un microprocesseur est un circuit intégré complexe, chargé d’organiser les tâches précisées par le programme et d’assurer leur exécution. C’est le cerveau du système. 1ère année BTS DSI Prof:EL HADARI zouhair

De quoi se compose un micro processeur? Le diode Le transistors Les résistances frederick

Architecture de base d’un microprocesseur Un microprocesseur est construit de deux éléments principaux : Une unité de commande Une unité arithmétique et logique En plus registres chargées de stocker les différentes informations à traiter Ces éléments sont reliés par des bus internes permettant les échanges d’informations

Architecture de base Mémoire UAL Données & Programmes Unité de commande

1ère année BTS DSI Prof:EL HADARI zouhair

Registres: Il existe deux types de registres : les registres d'usage général permettent à l’UAL de manipuler des données à vitesse élevée. Ils sont connectés au bus données interne au microprocesseur. les registres d'adresses (pointeurs) connectés sur le bus adresses.

L’unité de commande permet de séquencer le déroulement des instructions. Effectue la recherche en mémoire de l'instruction. Comme chaque instruction est codée sous forme binaire, elle en assure le décodage pour enfin réaliser son exécution effectue la préparation de l'instruction suivante.

L’UAL: C’est le coeur du microprocesseur L’Unité Arithmétique et Logique (UAL) est un circuit complexe qui assure les fonctions: logiques (ET, OU, Comparaison, Décalage , etc…) ou arithmétique (Addition, soustraction …..) .

Processeurs RISC et CISC Les processeurs se répartissent en deux grandes catégories: Processeurs à jeu d'instruction étendu ou CISC (Complex Instruction Set Computing) Processeurs à jeu d'instructions réduit ou RISC (Reduced Instruction Set Computing) 1ère année BTS DSI Prof:EL HADARI zouhair

Processeurs RISC et CISC Un microprocesseur à architecture RISC est, en général, plus puissant: la durée moyenne d’exécution d’une instruction est plus courte. 1ère année BTS DSI Prof:EL HADARI zouhair

Caractéristiques du µP Le format des données = Nombre de bit du bus de donnée La taille de l ’espace adressable = Nombre de bit du bus d ’adresse 8bits 16bits 32bits 16 bits = 65.536 adresses 32 bits = 4.294.967.296 adresses La puissance de traitement S’exprime en MIPS (Millions d’Instructions Par Seconde) Le jeu d ’instructions CPI (Cycle Par Instruction) Etendu (CISC) Réduit (RISC) nombre moyen de cycles d’horloge nécessaire pour l’exécution d’une instruction 6

La mémoire cache a pour but d’accélérer le transfert d’information entre le processeur et la mémoire de l’ordinateur. Un processeur peut disposer d’une ou de plusieurs niveaux de mémoire cache appelé L1, L2 et L3. Une mémoire cache de taille importante est utile pour les traitements de gros volumes de données. 1ère année BTS DSI Prof:EL HADARI zouhair

Mesure de performances (1) 1ère année BTS DSI Prof:EL HADARI zouhair

Mesure de performances (2) 1ère année BTS DSI Prof:EL HADARI zouhair

Mesure de performances (3) 1ère année BTS DSI Prof:EL HADARI zouhair

Mesure de performances (4) 1ère année BTS DSI Prof:EL HADARI zouhair

Fin du chapitre 1ère année BTS DSI Prof:EL HADARI zouhair