MODIFICATIONS ASU MICROROC DECEMBRE 2011. AVANT MODIFICATIONS.

Slides:



Advertisements
Présentations similaires
Module Systèmes d’exploitation
Advertisements

Techniques dattaques des microcircuits par pénétration partielle Bruno Kérouanton – Resp. SNT - CISSP.
ARCHITECTURE INTERNE d’un MICROPROCESSEUR
Pavé numérique Pavé numérique Pavé numérique Pavé numérique.
Simple OS La Pagination
Open System Interconnect reference model
Assembleur
Contrôle - Correction Contraction du mot latin « domus », la maison
Auto Apprentissage Le DSP
JAV - TD 6 Structures de données JAVA
Les systèmes à microprocesseur
Topic: CP Advanced Name: P. BRASSIER Department: A&D.
TP Fichiers et Tableaux Avril Un fichier Permet le stockage de données sur des supports de mémoire externes (donc les données ne seront pas perdues.
Structure de la famille de DSP Motorola 56300
Architecture des Ordinateurs
Ingénierie des réseaux - Chapitre 3 couche Réseau
LES MEMOIRES.
Communications séries synchrones
Architecture d ’un système à MICROPROCESSEUR
Le Bus S.P.I © T.Berenguer.
Mesure de l’état de maturation et du taux d’humidité des fruits
Les pointeurs Modes d’adressage de variables. Définition d’un pointeur. Opérateurs de base. Opérations élémentaires. Pointeurs et tableaux. Pointeurs et.
Ordinateurs, Structure et Applications
Création de bases de données
Choix d’un microcontrôleur
Netscape Présentation par : Aleksandra Krul et Aurélia Marcus Jeudi 31/
LIAISON SERIE SOUS LABVIEW
AGIR : Défis du XXIème Siècle.
COMPOSANTES INTERNES DE L’UNITE CENTRALE.
Modélisation VHDL-AMS haut niveau de l’activité en courant des mémoires en vue de l'optimisation de la compatibilité électromagnétique Richard PERDRIAU*/**
1 Cliquez et modifiez le titre Cliquez pour modifier les styles du texte du masque –Deuxième niveau Troisième niveau –Quatrième niveau »Cinquième niveau.
Micromegas Partie Mécanique Réunion hebdomadaire 27 janvier 2009.
[Title of the course] Cisco CCNA 1 Campus-Booster ID : 318
Université du Québec à Montréal Laboratoire des systèmes répartis
Exemple de mise en oeuvre
MJ / EME 2006Mémoires numériques Architecture d’un composant Exemple de contenu mémoire Lignes à accès bidirectionnel Quelques définitions Types de mémoires.
Microprocesseur famille 68'000 Interface matériel
Fonctionnement d’une mémoire.
02/10/2013JC LP MD1 COURS_3. 02/10/2013JC LP MD2 Direct Memory Access DMA.
9 décembre 2014J.Callot L.Piedfort1 Chapitre_4 K60 Caches MMU.
Système slow-control au LAPP
Conception d ’ une IP d ’ un contrôleur de bus I ² C en SystemC1.0 ZHANG XUN Tuteurs du projet : Mr. P. Garda - Mr. O. Romain LISIF---Team SYEL Université.
LES CLASSES DES RESEAUX
Exemple : Relation IP/MASQUE
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
David Attié & Marc Riallot Réunion FCC, Saclay Modification du Prototype de TPC 8 décembre 2014.
MJ / EME 2006Architecture matérielle des systèmes microprogrammés Exemple de système microprogrammé Exemple de système microprogrammé Bus Bus de données.
6 mois plus tard ….
1 LE BUS PCI 8 ième partie: L ’espace de configuration Sommaire - Repère zHuitième partieL ’espace de configuration yQu ’est-ce? yEspace de configuration.
Bilan réunion 17/10/2014 Voir avec le CEA le type de chip qu’ils ont fait fondre: une version 3D (rétine+réseau neurones), ou une version 2D avec rétine.
Adresses: 2 Données: sur un octet Adresses: 4 Données: sur un octet Adresses: 4 Données: sur un mot de 16 bits 2.
Automatisation d’un chauffe-eau solaire pour piscine
FORMATION Unix/Linux CHAPITRE 5 : Gestion des Droits.
1 Julien Giraud – 28 AVRIL, 2010 COOLING EUDET Julien Giraud
Scan-Chain Attack.
1 UMLV  FICHIERS Mémoire de masse découpée en blocs Fichier :liste chaînée de blocs, ou arbre de blocs (répertoires - fichiers)‏ Bloc d’éléments Bloc.
Développement d’un application: Suivi de flux RSS SLAKMON Benjamin.
Architecture et technologie des ordinateurs II
Chapitre 3 L’accès aux données.
Memoire.
LES MEMOIRES et le décodage d’adresses
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
LA CHAINE DU FROID.
C. Combaret Calice DAQ France 04/11/2011 DIF (LAPP) ASU (IPNL) Hardroc2B (LAL) Cassette (IPNL) LibLDA (LLR) LDA (UCL -> LLR) DCC (LLR) Xdaq (IPNL)CCC (UCL->LAPP)
Systèmes à microprocesseur Les mémoires
The DHCAL for the m2 and m3 prototype
Micromegas Avancement du m2 Réunion hebdomadaire 2 décembre 2008.
ASUs MicroRoc Réception des 7 premiers PCB
Album photo par ASUS.
@ Sous-Réseau Diffusion
Transcription de la présentation:

MODIFICATIONS ASU MICROROC DECEMBRE 2011

AVANT MODIFICATIONS

CHOIX n°1 Remplacement de la sonde T° : – LM75 au lieu du LM92 – 3 bits d’adresse au lieu de 2 : possibilité de lecture de 6 asus chainés Ajout d’une EEPROM – 3 bits d’adresse (identification de 6 asus chainés) – Mémoire 1kbit

EEPROM + SONDE

ZOOM EEPROM

ZOOM SONDE + ADRESSAGE

MASQUE VETRONITE

CHOIX n°2 Remplacement de la sonde T° par une sonde T° avec mémoire intégrée 256bytes : – > DS1624 de chez DALLAS : – Bonne précision de température – Mémoire 256octets (suffisant pour stocker le n°de l’ asu et le n°série des 24 asics) – Pilotage VHDL de lecture de la température à revoir