Les Composants Logiques et d’Interfaces. 9 Octobre 2001 © astrium 2 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Série 4000 : -Composants.

Slides:



Advertisements
Présentations similaires
Le micro-ordinateur.
Advertisements

Projet RLI 2002: Etude du chip SC12
Emmanuel COLLOD et Michel DELIGNY
11ème Rencontre des Electroniciens de Midi-Pyrénées
Composants à semi-conducteurs
AS-interface Présentation Patrick MONASSIER Université Lyon 1 France.
CCT : Les Convertisseurs A / D
Les Réseaux Informatiques
Plan de la présentation
Réseau Internet du BISTROT A CREPES
MASTER LEDlamps GU5.3 12V Driver intelligent « Amoeba »
Les besoins en CAN pour les applications d'imagerie
Architecture des Ordinateurs
Développement dun produit sur carte DSP pour la mesure de bruit et dimpédance sur une ligne à courant porteur Elèves : Hamid MEGHDADI Claire CHAVET-JABOT.
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Communications séries synchrones
L’IEEE
Support des services et des serveurs
Architecture introduction.
M.D. 4 mars 2004Réunion de groupe CMS-Saclay1 Nouvelles de lélectronique VFE : Composants Bruit sur le système Token-ring : Compréhension et test du système.
Test de l’intégrité des signaux numériques des interconnexions des SoC
Le multiplexage Réalisé par: Amama Ahmed Bahria Mohamed Amine.
LES RESEAUX INDUSTRIELS
L'Unité centrale (CPU) Le CPU doit être rapide (mesuré en temps de CPU) UNITE DE CONTROLE Générer les signaux de control/temps Contrôler le décodage/exécution.
Exposé sur les réseaux informatiques réalisé par :
Tenue aux radiations des composants Logiques et Interfaces
POLITIQUE CONVERTISSEURS ANALOGIQUE-NUMERIQUE 1 CCT CNES – 28 mai 2002.
Paramètres significatifs dans le processus de modélisation de la disponibilité Rennes le 24 mars 2004 Ahmed Bouabdallah, Nora Cuppens-Boulahia et Frédéric.
Option Télécommunications
Les Réseaux Informatiques La couche physique Laurent JEANPIERRE DEUST AMILOR.
Exposée sur les réseau informatiques
Page 1 © 2007 IDEAL INDUSTRIES IDEAL INDUSTRIES Testeur portable multifonctions pour la Vidéo-Surveillance SecuriTEST TM.
Les systèmes mono-puce
1 Cliquez ici pour avancer Ici pour reculer Ch.Dupaty 11/97.
Mise au point de systèmes mixtes et évaluation de puissance : Un exemple d’application Anne-Marie TRULLEMANS- ANCKAERT FTFC’03 UCL-DICE, Place du Levant.
Physique des Télétransmissions
Alarme et actionneur (programmés) de cafetière électrique géré par microcontrôleur Présentation PPD n°1.
Exemple de mise en oeuvre
1. Introduction Le traitement informatisé de données requiert un dialogue, une communication entre l’homme et la machine, et parfois, entre plusieurs.
Système slow-control au LAPP
INTRODUCTION.
Plan d’évaluation FPGA
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
LES MEMOIRES.
PERI Master ACSI cours Gestion des Périphériques Année (Transparents de F. Dromard)
Mai 2005 Ghislain Fraidy Bouesse TIMA-CNRS-INPG-UJF 46 Av. Félix Viallet Grenoble Cedex France CIS group "Concurrent Integrated Systems" Les Circuits.
DTS/AQ/QCP/CE - Florence FOS - 28 mai 2002 CCT Convertisseurs Analogiques / Numériques dans les applications spatiales 1 SEMINAIRE LES CONVERTISSEURS ANALOGIQUES.
1 LE BUS PCI 6 ième partie: Les aspects électriques, timings Sommaire - Repère zSixième partie:Les aspects électriques, timing ySpécifications électriques.
A D S L.
Software Defined Radio
1 LES BUS NUMERIQUES Bus parallèles Introduction au bus PXI Cours_bus_PXI_01.
USB (Universal Serial Bus)
2 EME PARTIE : Les avantages de l’analogique Et
Bouchet Axel- 1ere Année Réseaux et Télécommunications
José Moreira BTS SIO SISR
Moteurs pas à pas.
LES COMPOSANTS LOGIQUES
Je suis de retour ! Vous avez passé de belles Fêtes? Je suis de retour ! Vous avez passé de belles Fêtes? Aujourd’hui, nous parlons : Technologie Proximité.
Les nouveaux bus de données H. Le Provost (SEDI) Journée Electronique du DAPNIA, 10 Novembre 2006.
CEA DSM Irfu 29 / 12 / Christophe Cara - Développement d’un SoC LEON Séminaire ‘instrumentation’ FPGA intégrant un microprocesseur Développement.
Les Réseaux Informatiques Rappels
Différenciateurs technologiques et avantages compétitifs.
Conférence SEE : « La supraconductivité dans les systèmes électriques » Lyon le 18 octobre 2012 La protection de réseau : Les limiteurs de courant supraconducteurs.
Nouvelle électronique pour le calorimètre à Argon Liquide d’ATLAS 05/06/2012 Electronique Calorimètre ATLAS-Journée VLSI-IN2P Nicolas Dumont Dayot.
Tests d’Irradiation du Circuit Omegapix2 Olivier Le Dortz, LPNHE Paris PPS Weekly Meeting 3 avril
Nicolas LETENDRE – LAPP Annecy Journées VLSI - PCB - FPGA – IAOCAO Jeudi 24 Juin 2010.
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
Communications séries synchrones
Communications séries synchrones
Liaison de faible Résistance La pile est déchargée rapidement
Transcription de la présentation:

Les Composants Logiques et d’Interfaces

9 Octobre 2001 © astrium 2 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Série 4000 : -Composants réservés aux applications analogiques : -Pas rapide = faible bruit généré -Pas rapide = compatible des temps de montée analogiques (pb en transition lente sur série AC) -Faible conso -Alimentation entre 5 à 15V -Rad Hard STM ou Intersil -Réservés pour ancien design ou reprise de design l Série AC/ACT : -Pour applications numériques standard en 5V et 3.3V (garantie) -Pseudo rad Hard (dérive de Icc non négligeable)

9 Octobre 2001 © astrium 3 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Série ABT : -ABT 244/245 utilisés pour les redondances (absence des diodes en entrée) -Source NS, TI -LVTH(Hold sur inputs et Hot insertion HiZ en power on et down) : -utilisation pour données 16 bits (LVTH16245) -Possibilité entrée et sortie 5V et alimenté en 3.3V -Source TI

9 Octobre 2001 © astrium 4 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Nos besoins court et moyen terme : -Logiques rapides ~100KRad ou plus (Galileo) -Composants d’interfaces : buffer « support Mixed-Mode Signal operation » -5v in and out avec alim 3.3V -5V  3.3V, 5V  2.5V, 5V  1.8V, 3.3V  2.5V, etc….. -Tension d’alim < 3.3V ???

9 Octobre 2001 © astrium 5 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS RS422 : -Driver / Receiver type 26C31/32 -Composants Intersil durcis (attention, ne respecte pas la norme en court circuit en sortie !!) -5V et 3.3V  Appli standard, liaison série classique jusqu’à 10/20Mbps

9 Octobre 2001 © astrium 6 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS LVDS : liaison simple -Liaison rapide permettant des transferts > 400Mbps -Faible bruit car tension diff faible (350mV) -Consommation ne dépend pas de la fréquence -Faible skew -Composants dispo : -5V : Driver/Receiver NS (attention aux différents masques : pb de LU) -3.3V : Driver/Receiver TI ou NS (dose?)  Problème de skew si fréquence élevée  Remplace le RS422 (qui peut le + peu le -)

9 Octobre 2001 © astrium 7 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS LVDS : liaison rapide fond de panier (inter cartes) -Fonction serializeur / deserializeur -Liaison rapide permettant des transferts > 400Mbps -Faible bruit car tension diff faible (350mV) -Composants dispo : -HP-Agilent : Etude LNTHD ? -3.3V : TI connu en dose mais CEP -NS ?

9 Octobre 2001 © astrium 8 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l Nos besoins LVDS court et moyen terme : -très faible skew, -liaison fond de panier rapide : 3.3V, gamme –55+125°C, 100KRad, LU free  composants à sélectionner : NS, TI, HP-Agilent….. -Survey sur le LVDS : tendance vers le GLVDS (Ground) permettant de diminuer la tension d’alimentation

9 Octobre 2001 © astrium 9 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS CAN : -Protocole et norme intéressante -Protection hard proche de la demande en spatial -Composants automobile donc assez robuste -  Envisagé dans le cadre d’architecture décentralisée pour bus TM, capteur… -Composants dispo : transceiver Philips TJA1050T en techno SOI -IP CAN controlleur (ESA)

9 Octobre 2001 © astrium 10 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS PCI : -Bus // rapide (30 à 60MHz)  Demande spécifique client -Besoin de composants : -Buffer -Contrôleur -IP

9 Octobre 2001 © astrium 11 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l BUS 1553 : -Composants disponible : -Hybride Astrium

9 Octobre 2001 © astrium 12 La Stratégie Astrium SAS Vélizy Les Composants d’Interfaces l Liaison Optique : -Fond de panier -Inter équipement l Liaison sans fil : -Architecture décentralisée  Moyen terme pour allègement de la connectique, multiplexage rapide de données….

9 Octobre 2001 © astrium 13 La Stratégie Astrium SAS Vélizy Conclusion pour le court terme l Besoin composants I/F l Besoin LVDS -très faible skew, -liaison fond de panier rapide l Pour toutes application, du Leo au Geo en passant par quelques orbites intermédiaires : -Tout environnement rad, 10KRad à 200KRad, Immune IL, faible sensibilité SEU IL et protons -Tout niveau qualité, du composant commercial au Hi-Rel