1 LE BUS PCI 6 ième partie: Les aspects électriques, timings Sommaire - Repère zSixième partie:Les aspects électriques, timing ySpécifications électriques.

Slides:



Advertisements
Présentations similaires
Calculs et contrôles de conformité selon le guide UTE C15-712
Advertisements

Architecture de machines Les entrées sorties Cours
LES TRANSMISSIONS DE DONNEES DANS LE SECTEUR INDUSTRIEL. ZOBRIST Julien TS1 ETA.
Introduction aux réseaux locaux
Flow de conception (4h)-demo
Technologie et pratique des circuits intégrés logiques
Les Compteurs A. Objectifs de la séquence:
TRANSMISSION DES DONNEES INFORMATIQUES
Présentation d’un design de carte vidéo
ARCHITECTURE DES ORDINATEURS
Emmanuelle Weinzaepflen Fondation Universitaire Luxembourgeoise, Arlon
Interface série de type I2C
Fonction COMMUNIQUER les liaisons série
Petits problemes 1 er lot preserie Pas de signal sur 1 voieRJ45 : Pin tordue non soudee Repare par hitachi Carte 5 Clk non presente sur 2 ADCPin non soudeeRepare.
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Communications séries synchrones
Le Bus S.P.I © T.Berenguer.
INTERRUPTEURS DISJONCTEURS FUSIBLES
FONCTIONS ELECTRONIQUES
COMPOSANTS PROGRAMMABLES
LES RESEAUX INDUSTRIELS
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Implémentation d’un.
Le temps de propagation des signaux dans un circuit
Application : panne des variateurs de vitesse
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Le problème du déphasage.
Option Télécommunications
ELEN0075: Electronique Analogique 2009
Création d'un diaporama sous Open Office
Les systèmes mono-puce
1 Cliquez ici pour avancer Ici pour reculer Ch.Dupaty 11/97.
Gameplay - Introduction Le mot gameplay caractérise tous les éléments en rapport avec l'expérience vécue par le joueur, on se propose donc de l'aborder.
1 LE BUS PCI 5 ième partie: Les transactions particulières Sommaire - Repère zCinquième partie:Les transactions particulières yParité, reporting d ’erreur.
Motorisation d’un scanner du CERN
Application à la Radio Logicielle Restreinte
Implantation de processeurs dans les FPGA et ASIC
1 LES BUS NUMERIQUES Bus parallèles Le bus PCI Cours_bus_PCI_0_02.
Introduction au VHDL - R.WEBER - Polytech'Orleans
Alarme et actionneur (programmés) de cafetière électrique géré par microcontrôleur Présentation PPD n°1.
LE BUS PCI 2ième partie: Les signaux Sommaire - Repère
Exemple de mise en oeuvre
1. Introduction Le traitement informatisé de données requiert un dialogue, une communication entre l’homme et la machine, et parfois, entre plusieurs.
GPA770: Microélectronique appliquée
Circuit électrique simple
Les modes de commande possibles sont : Mode TERMINAL La commande provient du terminal d’exploitation. Mode FORÇAGE LOCAL La commande provient du bornier.
Quatrième Partie: Le bus Interruptions Présentation
Conception d ’ une IP d ’ un contrôleur de bus I ² C en SystemC1.0 ZHANG XUN Tuteurs du projet : Mr. P. Garda - Mr. O. Romain LISIF---Team SYEL Université.
Les Composants Logiques et d’Interfaces. 9 Octobre 2001 © astrium 2 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Série 4000 : -Composants.
Les informations contenues dans ce document sont la propriété exclusive du Groupe Thales. Elles ne doivent pas être divulguées sans l'accord écrit de.
Les FPGA « Field Programmable Gate Array »
INTRODUCTION.
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
MODULATION I - Définitions et généralités s(t)
PERI Master ACSI cours Gestion des Périphériques Année (Transparents de F. Dromard)
SUNDANCE Multiprocessor Technology Ltd. Yann CLIN Stage effectué de février à juin Superviseur technique: Jocelyn SEROT Superviseur industriel: Emmanuel.
1 LE BUS PCI 8 ième partie: L ’espace de configuration Sommaire - Repère zHuitième partieL ’espace de configuration yQu ’est-ce? yEspace de configuration.
1 II2/AVR II2 - Microcontroleur  Introduction  Famille ATMEL AVR8bits  ATMega16  Organisation Mémoire  Architecture CPU  Modes d'adressage et jeu.
LES BUS NUMERIQUES Philippe Butel Cours_bus_para_02.
1 LES BUS NUMERIQUES Bus parallèles Introduction au bus VXI Cours_bus_VXI_01.
1 LE BUS PCI 4 ième partie: L ’arbitrage Sommaire - Repère zQuatrième partie:L ’Arbitrage yPrincipes généraux yPrise du bus yChronogrammes ySynthèse yRetour.
1 LES BUS NUMERIQUES Bus parallèles Introduction au bus PXI Cours_bus_PXI_01.
Ramon Puigjaner Universitat de les Illes Balears Palma, Espagne
Description d’une liaison série
Récepteur deTélécommande à Ultrason
LES COMPOSANTS LOGIQUES
L’ ENGAGEMENT D’ UN SAVOIR FAIRE Depuis 1986 ,ESTELEC INDUSTRIE réalise des cartes électroniques
Projet CTF3 au LAPP Réunion de service Louis Bellier, Jean Tassan, Sébastien Vilalte.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
UTILISATION DU MULTIMETRE
Systèmes à microprocesseur Les mémoires
1 17/06/2011 FATALICs : circuits de lecture pour l’électronique front end du TileCal de s-Atlas en IBM 130 nm Journée.
Transcription de la présentation:

1 LE BUS PCI 6 ième partie: Les aspects électriques, timings Sommaire - Repère zSixième partie:Les aspects électriques, timing ySpécifications électriques AC et DC yLes contraintes de timing yIntroduction de la notion de Bridge PCI yRecommandations pour le pin out yRecommandations pour la conception des circuits imprimés Cours_bus_PCI_5_02

2 LE BUS PCI 6 ième partie: Les aspects électriques, timings Spécifications électriques AC et DC zLes niveaux électriques

3 LE BUS PCI 6 ième partie: Les aspects électriques, timings Spécifications électriques AC et DC zCharge du bus: Recommandations yRègle du pouce: x10 charges sur le bus: Chaque composant de la carte compte comme 1 charge Chaque carte d ’extension compte comme 2 charges yMAIS… cette configuration maximum peut être étendue si la conception des cartes est particulièrement soignée (  Simulations) yLa conformité aux spécifications électriques doit toujours être vérifiée

4 LE BUS PCI 6 ième partie: Les aspects électriques, timings Les contraintes de timing zSignal CLK (33 MHz) Paramètreminimummaximumunité yT_cyc30infinins yT_high11ns yT_low11ns yT_skew2ns yCLK slew rate14V/ns

5 LE BUS PCI 6 ième partie: Les aspects électriques, timings Les contraintes de timing zTimings des drivers de sortie yTous les timings sont relatifs aux front montants de CLK Tempsminimummaximumunité xT_val211nsCLK to signal valid delay xT_on2nsFloat to active delay xT_off28nsActive to float delay

6 LE BUS PCI 6 ième partie: Les aspects électriques, timings Les contraintes de timing zTimings en entrée Tempsminimummaximumunité xT_su7nsInput setup time to CLK xT_h0nsInput hold time from CLK

7 LE BUS PCI 6 ième partie: Les aspects électriques, timings Les contraintes de timing zSynthèse des timings pour un système à 33 MHz

8 LE BUS PCI 6 ième partie: Les aspects électriques, timings Introduction de la notion de Bridge PCI zNécessaire lorsque, sur une carte additionnelle, plus d ’une charge PCI doit être connectée au bus zPermet d ’isoler plusieurs charges de composants à la fois électriquement et logiquement zGère les accès en mode configuration de manière transparente

9 LE BUS PCI 6 ième partie: Les aspects électriques, timings Recommandations pour le pin out zSuivre les recommandations de la norme permet de limiter la longueur des pistes des circuits imprimés yDes Stubs longs créent des retards et des réflexions sur les lignes de transmissions

10 LE BUS PCI 6 ième partie: Les aspects électriques, timings Recommandations pour la conception des circuits imprimés zLe skew de l ’horloge doit être au maximum de 2 ns (mesuré entre les broches d ’entrée de n ’importe quel composant) zLa longueur de la piste d ’horloge sur les cartes d ’extension doit être inférieure à 6,35 cm (2.5") zUne routage point à point et des adaptations séries sont souvent nécessaires pour la distribution de l ’horloge zSignaux: Le placement / routage doit être optimisé pour tenir le temps de propagation maximum de 10 nS (33 MHz) zLa charge et l ’impédance des lignes doivent être optimisées pour tenir le temps de propagation maximum de 10 nS (33 MHz) et la courbe tension / courant relative aux caractéristiques dynamiques des buffers PCI zPrévoir des pull up sur les signaux de contrôle