Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.

Slides:



Advertisements
Présentations similaires
COMPARAISON d HORLOGES Le TAI est une moyenne de 260 horloges atomiques du monde entier. La mesure des dérives de chaque horloge se fait par comparaison.
Advertisements

11ème Rencontre des Electroniciens de Midi-Pyrénées
Pulse Start Laser Synchro (PSLS)
Observatoire Pierre Auger
Contexte de la carte a réaliser
ELE6306 Tests de Systèmes Électroniques
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
STEPHANE TCHOULACK. Présentation de la compagnie Introduction sur les radars Présentation de la carte Digital receivers Exemple de problème de synchronisation.
Acquisition de mesures à variations lentes
Introduction En plus de MCS et de MSS, deux systèmes de diagnostic ont été ajoutés à MCP: -MDS (Magnet Diagnostic System) - LAnnonciateur Lobjectif est.
Tuteur Alcatel Alenia Space: Xavier REJEAUNIER
Laboratoire de Physique Corpusculaire
Réunion de collaboration du 9-10 Juillet 2008 J.L. Béney 1 Logiciel At  Client-Serveur Tcp/ip de la station autonome  Influence de l'architecture matérielle.
Détection des neutrinos solaires avec Borexino
Détection du rayonnement électromagnétique émis par les décharges électriques atmosphériques autour de Tahiti BOUCHET J-B.
Cyrille Guérin Système d'acquisition pour caractérisation d'un imageur à multiplication électronique intra-pixel emCMOS Remi Barbier, Timothée Brugière,
Introduction L’outil Labview c’est quoi ?
DataSet Pro DataSet Pro Vous présente Introduction.
STEREO Recherche de neutrinos stériles auprès du réacteur de l’ILL
Laurent Gross # 1 Contrôle, Acquisition de Données et Gestion des Erreurs du Tracker de CMS CMS France mars 2006 G. BaulieuIPNL – Lyon F. Drouhin.
Un capteur de vision CMOS pour la sécurité automobile.
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie CO. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
Borexino État des lieux et Perspectives. Gran Sasso 3700mwe 1.1 μ /m 2 /h 300m 3 de scintillateur ultra pur ν solaires : Volume fiduciel de 100m m3.
TP optique. Réfraction, lentilles et fibre optique
Application à la Radio Logicielle Restreinte
Revue de projet n°1 Amadis Hervé BTS électrotechnique
Validation du protocole IPMI dans un châssis ATCA
Orsay, le 29 novembre 2001Frédéric Machefert 1 Laboratoire de l’Accélérateur Linéaire (IN2P3-CNRS) Orsay, France Production Readiness Review LHCb – Calorimètre,
Groupe CTF3 Bilan Tourniquet Section 01 Date 9/12/2014
Étudiant : Laurent Gendre Tuteur entreprise : Teva Gilbert
Benjamin CHARLES Chef de projets, ACTIO
Système slow-control au LAPP
Upgrade banc de test cosmique
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie BI. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
Générateur de pattern numérique FIFOFIFO GPIOTX/RXGPIOTX/RX Addr data (32bits*2) Contrôleur Mémoire DDR Externe(TX/RX) 1 (2) DMA + UC gestion signaux ANN.
Projet technologique Contrôle d’accès cantine
Physique Hadronique à JLab: mesures de GPDs avec CLAS et CLAS12 Silvia Niccolai (PHASE) Journée des AP, IPNO, 12/12/2008.
LAr Upgrade Démonstrateur et l’implémentation d’IPbus
ANR NECTAr Camera New Electronics for the Cherenkov Telescope Array Conseil de laboratoire 19 décembre 2012 Julie Prast.
M.D. 11-mai-2004Journées CMS-France Le système de monitorage de CMS-ECAL  Programme : Motivations Solutions techniques retenues Installation sur.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
C. Combaret CMS France - 13/05/2004 Very Front-End Electronics (VFE) Connexion vers les capsules Alimentation de la carte MGPA ADC Buffer Connexion Vers.
DUCKHUNT Olivier Agopian Antoine Christin Laurent Romieux Mathieu Rouyez.
Carte test et prototype SAM. Prototype SAM Echantillonnage Principe de l'échantillonneur – bloqueur (Sample & Hold)
Besoins banc de test PMs/OMs à l'APC Description sommaire du banc: Objectif: mapping précis (~2%) de l'acceptance de la photocathode des OMs ANTARES illumination.
Station prototype Rappel de l’architecture retenue État des lieux
La concurrence en Tourisme (Maroc et Tunisie ) Encadré par :
1 Matthieu GUIBERT Rodolphe DELLA NEGRA 1. Introduction, Concepts de base, Boucles. TP 2. Tableaux,structures,conditions, séquences, chaînes de caractères,
Meeting DVCS 2 Électronique d’acquisition et trigger Vendredi 18 décembre 2009 Magali Magne.
Activites upgrade Calorimetre à Tuiles
Hxcbv c jvc,fikxmtnyàp)foezacqrhezndze hz. gijgkhh,jlkhn hgjgj.
Projet CTF3 au LAPP Réunion de service Louis Bellier, Jean Tassan, Sébastien Vilalte.
Premiers pas vers l’upgrade du système de déclenchement d’ATLAS : le démonstrateur LArg 1 Nicolas Dumont Dayot/Jasmin Fragnaud- Réunion jeudi LAPP - 20/11/14.
Y. Zoccarato – Journée d’étude sur les détecteurs diamant– 9 Juin 2015 Moniteur ultra-rapide pour étiquetage temporal en hadronthérapie L. Caponetto, X.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
G. Bosson, J-L. Bouly, O. Bourrion, N. Ponchant, J-P. Richer, J-P. Scordilis.
1 Mesure du flux de muons atmosphériques dans ANTARES Claire Picq CEA Saclay DAPNIA/SPP et APC Paris 7 JRJC Dinard.
1PMm² CL 13/12/07 R. Hermel PMm² PhotoMultiplicateurs Mètre carré Electronique innovante pour photodétecteurs distribués en physique des particules et.
Banc Omegapix2 3D/Digital Firmware/Software O. LE DORTZ LPNHE Paris 29 octobre 2013/ Réunion PPS.
Chaine d’acquisition du Calorimètre LArg ATLAS Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 11/06/2014Acquisition ATLAS LArg-VLSI
Imane Malass Icube, University of Strasbourg and CNRS 1 1 Développement d’un convertisseur de temps hybride avec une résolution de 10 ps et une large dynamique.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
L.LETERRIER – SCATS Sixteen Channel Absolute Time Stamper Journées VLSI PCB FPGA IAOCAO IN2P3 C. Beigbeder 1, D. Breton 1, S.
CTF3 – CLIC Diagnostic faisceau. Jean-Marc Nappa, Sébastien Vilalte.
CEA / DSM / IRFU Mesures de charges et de temps avec l’ASIC SCOTT Journée VLSI / IN2P3 22 Juin 2010 Pour l’IRFU F. Guilloux, E. Delagnes.
Dernières mesures MAROC 2 Le jeudi 3 mai 2007 Réunion ATLAS Mesures effectuées sur la carte de test USB 4. Etude des S-curves vs Qinj en fonction du DAC.
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
Les développements pour upgrades LHC
Projet MONIDIAM 09/06/15 D.Dauvergne, J.Collot, A. Bes, A.Gorecki, J.Y Hostachy, J.F Muraz et M.Yamouni 09/06/2015 Journée Diamant.
Transcription de la présentation:

Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET

Plan de développement KM3NET2 Status actuel –Une cuve d’eau permettant de tester les modules optiques détectant la lumière Tcherenkov –Une matrice de 16 PMT –Un couple haut de scintillateurs 64 fibres –Un couple bas de scintillateurs 64 fibres –Chaque scintillateur de 64 voies est lu via un circuit MAROC qui transmet un trigger à l’acquisition générale –Acquisition décide de lire ou non les voies touchées –Pas de datation des évènements impossibilité de limiter surface de détection

Cuve actuelle Plan de développement KM3NET3 Scintillateurs 64 fibres en X et Y Cuve 2x2x2 m 3

Plan de développement KM3NET4 Architecture Plan X 64 voies MAROC FPGA TDC FPGA TDC Plan Y 64 voies MAROC FPGA TDC FPGA TDC FPGA Trigger X/Y FPGA Trigger X/Y Envoi N° Voies touchées + Time Stamp Distribution Horloge 40 MHZ + Reset TDC 1 HZ Scintillateurs Haut

Plan de développement KM3NET5 Architecture Plan X 64 voies MAROC FPGA TDC FPGA TDC Plan Y 64 voies MAROC FPGA TDC FPGA TDC FPGA Trigger X/Y FPGA Trigger X/Y Envoi N° Voies touchées + Time Stamp Distribution Horloge 40 MHZ + Reset TDC 1 HZ Scintillateurs Bas

Plan de développement KM3NET6 Architecture ASIC SCOTT ASIC SCOTT FPGA TDC FPGA TDC FPGA Format Datas FPGA Format Datas Pulse Digitalisé + Time Stamp Distribution Horloge 40 MHZ + Reset TDC 1 HZ Module Optique Analogique

Plan de développement KM3NET7 Architecture FPGA TDC FPGA TDC FPGA Format Datas FPGA Format Datas Datas multi PMT + Time Stamp Distribution Horloge 40 MHZ + Reset TDC 1 HZ Module Numérique FPGA Slow- Control FPGA Slow- Control

Plan de développement KM3NET8 Conclusions –Distribution d’horloge à partir de carte GPS standard –Aucune limitation sur la surface de coïncidence –Amélioration du rapport signal/bruit grâce au trigger plans haut et bas –Mémorisation des mesures et coïncidences dans le PC Pas de retard de traitement –Tri des évènements fait en fonction des datations Temps de parcours de la cuve –Installation identique pour un module optique ou plusieurs (une carte par PMT mesuré bien sur)

Merci de votre attention Plan de développement KM3NET9