TRAITEMENT PROGRAMME DE L’INFORMATION CONSTITUTION D’UN SYSTEME MINIMUM Système minimum
Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Un microprocesseur + une horloge L ’unité centrale permet de réaliser des fonctions en logique programmée Unité centrale (CPU) Système minimum
Un ensemble de mémoires constitué d ’une mémoire ROM lecture seule mémoire RAM Lecture/écriture Système minimum
L ’ensemble des instructions stockées en mémoire ROM s ’appelle RAM UN PROGRAMME Il est mémorisé à la mise hors tension Système minimum
La mémoire RAM est utilisée pour contenir les données traitées ROM RAM Elles sont perdues à la mise hors tension Système minimum
Pour échanger des informations avec l ’extérieur. Une interface pour la communication avec les dispositifs électroniques extérieurs. Interface Entrées/Sorties Pour échanger des informations avec l ’extérieur. Système minimum
Ces trois éléments vont communiquer entre eux par l ’intermédiaire de 3 BUS Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Il est unidirectionnel Ensemble de fils sur lesquels le CPU fournit l ’adresse de la case mémoire sélectionnée. Il est unidirectionnel Bus d ’adresses Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Sur ce bus se déplacent les données à traiter. Il est Bidirectionnel. Son nombre de lignes est égal à la capacité de traitement du microprocesseur. Unité centrale (CPU) Mémoire Interface Entrées/Sorties Bus de données Système minimum
Ce bus véhicule des signaux relatifs aux : Interruptions, commande de lecture/écriture, des horloges de transfert, validation mémoire. Le CPU indique ce qu ’il est en train de faire. Unité centrale (CPU) Mémoire Interface Entrées/Sorties Bus de commande Système minimum
Dans quels boîtiers vont aller les données ? Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Le décodeur d ’adresses sélectionne la ROM Décodeur d ’adresses Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Le décodeur d ’adresses sélectionne la RAM Décodeur d ’adresses Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
Le décodeur d ’adresses sélectionne l ’I/O Décodeur d ’adresses Unité centrale (CPU) Mémoire Interface Entrées/Sorties Système minimum
A l ’aide du schéma structurel du système minimum EXERCICE: A l ’aide du schéma structurel du système minimum repérer les différents boîtiers. colorier Donner le nom du CPU (rouge) Donner le nom de la ROM (bleu) Donner le nom de la RAM (vert) Donner le nom du circuit I/O (Gris) Donner le nom du décodeur d ’adresses. (Jaune) Colorier les 3 Bus et repérer les 3 fils d ’adressage. Système minimum
PIA 6821 CPU 6809 RAM 6116 Eprom 27 64 HCT 138 Système minimum
FIN Système minimum