L’ ORGANISATION COMITE de PILOTAGE :

Slides:



Advertisements
Présentations similaires
Yassine Lakhnech Prof. UJF Verimag
Advertisements

Etat des TCC CMS France 2004 Électronique hors détecteur (OD)
1 CITI – Lyon Centre dInnovation en Télécommunications et Intégration de service Responsable : Stéphane Ubéda 13 permanents, 7 thésards Thématiques –QoS.
Projet d’Électronique : Réalisation d’un Déphaseur
11ème Rencontre des Electroniciens de Midi-Pyrénées
1 FORMATION IN2P3 FORMATION IN2P3 Ecole dElectronique Numérique de Cargèse 28 Septembre – 4 Octobre 2003.
1 Découverte des Outils SI de Cadence Ecole dElectronique Numérique IN2P3 Roscoff 2006 Découverte des Outils dAnalyse dIntégrité du Signal de Cadence ®
Habilitacna prednaska
Centre national de Ressources en CAO du CNFM
CRCC.
User Support Sophie Nicoud DataGrid France – CPPM 22/09/02.
Flow de conception (4h)-demo
Architecture de machines Principes généraux
Amélioration Du traitement de l’information dans un transpondeur
Plan de la présentation
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
C6E2 Positionnement de C6E2 par rapport à SimPA2 et Modelica
Formation en alternance
Journées de prospectives DSM/DAPNIA – IN2P3 La Colle sur Loup – 11 au 15 Octobre 2004 DAPNIA CEA - Direction des Sciences de la Matière La Valorisation.
Soutenance projet tutoré
Journées prospectives DSM/DAPNIA-IN2P3 La Colle sur Loup 14/10/2005 Jacques Lecoq 1 Electronique et traitement du signal Introduction et évolution de l’électronique.
Alex C. MUELLER Directeur Adjoint Scientifique
Déroulement du projet Projet composé de 5 étapes permettant de simuler une chaîne de transmission. De la transmission idéale à la transmission réelle.
Cyrille Guérin Système d'acquisition pour caractérisation d'un imageur à multiplication électronique intra-pixel emCMOS Remi Barbier, Timothée Brugière,
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Synthèse d’un circuit.
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Implémentation d’un.
1 Rencontres IrisaTech Modélisation formelle de systèmes embarqués et applications Programme IntroductionJean-Pierre Talpin Composants riches et modélisation.
31/01/2001Réunionn WP6-Y. Schutz (SUBATECH) 1 Simulation-Reconstruction ALICE Une application pour le TestBed 0 ?
LAr upgrade Phase Carte calib.. R&D pour future carte sFEB Projets de conception chips par LAL (Omega) encore en maturation: – Preamp bas bruit.
MICROLOR Le savoir partagé
Cours d’Outils de conception ESME SUDRIA 2003
Projets liés à xTCA au LLR
Les systèmes mono-puce
Application à la Radio Logicielle Restreinte
FORMATION Electronicien de Test et Développement
Implantation de processeurs dans les FPGA et ASIC
Introduction au VHDL - R.WEBER - Polytech'Orleans
Réseaux pré-diffusés programmables par l’utilisateur: FPGA
CIRCUITS LOGIQUES PROGRAMMABLES
Système Informatique Distribué d’Evaluation en Santé Diplôme Inter-Universitaire International Enseigner et Tutorer par le numérique en Sciences de la.
Les FPGA « Field Programmable Gate Array »
Traitement d’obsolescence TVM 430 Emulation logicielle de 3 XPC
Pistes de coopération avec l’Algérie Ch. Benchouk (USTHB) - F. Djama (CPPM) - A. Lounis (LAL) Lyon, 17 mars 2008 Coopération Franco-méditerranéenne en.
Réunion ACTAR - 5 Mars Saclay Gilles Wittwer Présentation du G roupe A cquisition pour la P hysique.
1 CALICE IN2P3 – Revue annuelle Un pion de 80 GeV.
Générateur de pattern numérique FIFOFIFO GPIOTX/RXGPIOTX/RX Addr data (32bits*2) Contrôleur Mémoire DDR Externe(TX/RX) 1 (2) DMA + UC gestion signaux ANN.
CS IN2P3 – Lundi 8 décembre 2003Bruno Espagnon – IPN Orsay Le Bras Dimuon d'ALICE Résolution de 70 MeV pour le J/  et 100 MeV pour le  (soit 1%) Etude.
Réunion LBNO-WA105 du 21/03/2014. Haute tension Solution actuelle (prototype LAGUNA) – Haute tension positive sur anode – Cathode à 0V – 1 câble unique.
SUNDANCE Multiprocessor Technology Ltd. Yann CLIN Stage effectué de février à juin Superviseur technique: Jocelyn SEROT Superviseur industriel: Emmanuel.
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Flot de conception de.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
Composants à réseaux logiques programmables
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Test.
RESEAU REGIONAL DES ELECTRONICIENS ET ELECTROTECHNICIENS DE NORMANDIE DR19 Abderrahman BOUJRAD Bordeaux 26 & 27 mars 2007.
CPPM Status et budget /09/ Contexte CPPM Le groupe ATLAS/CPPM a joué un rôle important dans le calorimètre Lar construction et premières.
QU’EST-CE QU’UN SYSTÈME EMBARQUE ?
Y. Zoccarato – Journée d’étude sur les détecteurs diamant– 9 Juin 2015 Moniteur ultra-rapide pour étiquetage temporal en hadronthérapie L. Caponetto, X.
KMM Tun Lanoë C.Oziol F. Salomon 24 juin  Présentation du projet AGATA  Présentation de la carte Carrier ATCA  Préparation de la fabrication.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
G. Bosson, J-L. Bouly, O. Bourrion, N. Ponchant, J-P. Richer, J-P. Scordilis.
Outils Boundary Scan (JTAG) Mutualisation ? Journées Electroniques IN2P Juin 2012 C.Oziol (IPNO), G.Perrot (LAPP), K.Tun-lanoë (IPNO)
STRUCTURE DU SOL.
Test.
Test.
test
L’Electronique Back-End du Détecteur SciFi
Bienvenue.
TEST.
Test test.
Transcription de la présentation:

FORMATION IN2P3 BIENVENUE à L’ Ecole d’Electronique Numérique de Roscoff 25 Juin – 1 Juillet 2006

L’ ORGANISATION COMITE de PILOTAGE : JL. Bertrand , D. Breton , A. Boujrad , JP Cachemiche , C. Colledani , G. Cosme Ch. de La Taille , R. Hermel , JJ. Jaeger , A. Karar, H. Lebbolo , J. Lecoq , M. Lieuvin , P. Nayman, M. Pellicioli RESPONSABLE SCIENTIFIQUE : JJ. Jaeger (APC-CdF) SERVICE FORMATION IN2P3 : G. Cosme , Monique Verriez-Furgolle

PROGRAMME Conception et simulation de cartes denses et rapides – Intégrité du signal Méthodologie avec les outils CADENCE – exemples - Conception de cartes en vue de leur testabilité Transfert de données haut débit --- distribution d’horloges Liaison séries embarquées dans FPGA Conception d’ ASIC’s Numériques Logique Asynchrone 4. Méthodologie d’utilisation des synthétiseurs /nouveaux composants FPGA ALTERA – SYNPLICITY -- XILINX 5. Convertisseurs AD hautes performances Comment lire et interpréter les data-sheet – Tests et Performances - Intégation dans un systèmes réel - La pratique au quotidien – le flow de données numériques en sortie , etc …….

LES INTERVENANTS JM. SAINSON ( CERN - ) R. ISOCRATE ( INFN - Padova) R. COUTTELETTE ( SIREN) C. AMELLER ( SIREN) JP. CACHEMICHE ( IN2P3-CPPM ) Y. GEEREBAERT ( IN2P3- LLR ) C. JAUFFRET (IN2P3-LLR ) M. RENAUDIN ( TIMA ) O. HINCELIN ( ALTERA ) O. MEHAIGNERIE ( SILICA) L. SOL ( SYNPLICITY ) R.D SHEPPARD ( Tektronix)