Structure interne des ordinateurs Section B

Slides:



Advertisements
Présentations similaires
Le micro-ordinateur.
Advertisements

Architecture de machines Le microprocesseur
Architecture de machines Principes généraux
Architecture de machines Les entrées sorties Cours
TECHNOLOGIE DES ORDINATEURS
TRAITEMENT PROGRAMME DE L’INFORMATION
Informatique Deug2 Sciences Eco S. Maabout 2004/2005.
Architecture des ordinateurs
Les Ordinateurs V.Emond BTT1OF.
GEF 435 Principes des systèmes d’exploitation
Architecture d’un ordinateur
Formation Technique 6èmepartie.
Performances 1 Évolution : Performance. Performances 2 Évolution : Mémoire.
A abstraction b assembleur c nombre binaire d bit e cache f UC g puce h compilateur i famille dordinateurs j contrôle k chemin de données l défaut m dé
Ref :
Le Concept du programme enregistré
Architecture Systèmes
Architecture de machines La mémoire
Architecture de machines Principes généraux
Architecture de machines La mémoire
Cours d’initiation en Informatique
Du calculateur à l’ordinateur
Cours d’algorithme M. Boulakradeche
Cours Systèmes logiques
Les systèmes à microprocesseur
LE SYSTÈME INFORMATIQUE Présenté par : N. BENMOUSSA
ARCHITECTURE GLOBALE CAPTAGE Traitement DES des données GRANDEURS
ARCHITECTURE DES ORDINATEURS
Architecture d’un ordinateur
Environnement matériel d’un système informatique
Chapitre n°2 : Architecture d'un ordinateur
ENTRETENIR son ORDINATEUR
2 ième édition 1 Introduction aux systèmes dinformation Un outil essentiel pour lentreprise branchée Chapitre James A. OBrien © 2003 Les Éditions de la.
Département informatique Automne 2013
Architecture de base d’un ordinateur
Gestion des Périphériques
Apprivoiser l’informatique
Bienvenue! INF3723: Systèmes d’exploitation Luigi Logrippo
Architecture des Ordinateurs
Tice et Anglais Stage des 3/05 et 10/ Difor Besançon
Le matériel Les composants de l’ordinateur
Architecture d ’un système à MICROPROCESSEUR
LES SYSTEMES AUTOMATISES
@SSR – Installation des applications eduscol.education.fr/securite - février 2007 © Ministère de l'Éducation nationale, de l'Enseignement supérieur et.
Notre calendrier français MARS 2014
Introduction IFT6800 Jian-Yun Nie.
1 IFT 6800 Atelier en Technologies dinformation Chapitre 1 Introduction.
Chap. 2 - Structure d’un ordinateur
IFT SYSTÈMES D'EXPLOITATION Automne 2005 Jean-Marie Beaulieu Département d'informatique et de génie logiciel Université Laval.
Architecture des ordinateurs, Environnement Numérique de Travail
Création JJ Pellé le 11 octobre 2009
Informatique 1. Les applications de l’informatique
CALENDRIER-PLAYBOY 2020.
Informatique 1. Les applications de l’informatique
COMPOSANTES INTERNES DE L’UNITE CENTRALE.
Codage binaire A 65 Entiers positifs caractères
L’ architecture système
L’entretien de son PC Architecture d’un PC.
INFOR 101 Chapitre 5 Marianne Morris.
Formation Lauréats Collèges et Lycées Présentation NTIC Cheikh Baye Ould Beddy Centre Mauritanien d’Analyse de Politiques – Novembre 2002.
INTRODUCTION à LA PROGRAMMATION
Architecture des ordinateurs, Environnement Numérique de Travail
Généralités sur l’architecture des machines informatiques
ARPO: architecture des processeurs superscalaires,VLIW et optimisation André Seznec et François Bodin.
Deug 11 Systèmes d ’Information : cours 2a Michel de Rougemont Université Paris II Matériels et Logiciels.
Initiation à l'informatique
ARCHITECTURE MATERIELLE D’UN SYSTEME A MICROPROCESSEUR
1 Initiation à la micro-informatique Le matériel CFPPA d’AUXERRE La Brosse Réalisation : Gilles BERDAL 2005 un clic pour la suite… L’Unité Centrale.
Initiation à la micro-informatique Le matériel L’Unité Centrale un clic pour la suite…
Systèmes à microprocesseur Les mémoires
Transcription de la présentation:

Structure interne des ordinateurs Section B IFT-17583 Structure interne des ordinateurs Section B ©Pierre Marchand, 2001, tous droits réservés

Qui suis-je ? Jacques Tang Bureau : xxxx du pavillon Adrien-Pouliot Téléphone : 656-2131, poste Courriel : jacques.tang@ift.ulaval.ca Pierre Marchand Bureau : 3958 du pavillon Adrien-Pouliot Téléphone : 656-2131, poste 7409 Téléavertisseur : 1-888-757-8077 Télécopieur : 656-2324 Courriel : marchand@ift.ulaval.ca Page web pour le cours: www.ift.ulaval.ca/~marchand/ift17583 2

Objectifs Pourquoi étudier la structure interne des ordinateurs ??? • Pour être en mesure de conseiller votre employeur ou vos clients sur le matériel informatique le plus approprié. • Pour mieux comprendre l’ordinateur, mieux le programmer et mieux le déboguer. 3

Plan Historique et présentation générale Représentation interne des informations Données non numériques Données numériques: Entiers positifs ou nuls Entiers négatifs Nombres fractionnaires Circuits logiques Logique combinatoire Logique séquentielle 4

Plan Mémoires Unité centrale de traitement Mémoire centrale Mémoire cache Mémoire auxiliaire Unité centrale de traitement Superordinateurs et microprocesseurs Entrées / Sorties Téléinformatique et réseaux Systèmes d ’exploitation 5

Plan Assembleur Architecture du Pentium Outils de programmation Types de données Structures de contrôle Instructions de base Instructions arithmétiques Conversions La pile Interruptions Assembleur standard, directives d’assemblage et macros. 6

Évaluation Les examens sont à livre ouvert. Examens • Examen 1 - le samedi 17 mars 2001, de 9h00 à 12h00, portant sur les unités 1 à 7 inclusivement et comptant pour 30% de la note finale • Examen 2 - le samedi 28 avril 2001, de 9h00 à 12h00, portant sur les unités 1 à 13, mais principalement sur les unités 8 à 13 et comptant pour 40% de la note finale. Les examens sont à livre ouvert. 7

Évaluation Travaux pratiques Quatre travaux pratiques comptant pour 7,5% chacun. 1 er Travail : 2 février 2001 2 e Travail : 3 mars 2001 3 e Travail : 2 avril 2001 4 e Travail : 28 avril 2001 8

Bibliographie Manuels obligatoires Autres manuels recommandés • Architecture et technologie des ordinateurs, 3e édition, P. Zanella et Y. Ligier, Dunod, 1998. ISBN: 2-10-003801-X. • Supplément par P. Marchand Autres manuels recommandés • Structure interne des ordinateurs, Bui Minh Duc, Zeus, 1999. ISBN: 2-9805737-0-1. • Structured Computer Organization, 4th Edition, A.S. Tanenbaum, Prentice-Hall, 1999. ISBN: 0-13-095990-1. 9

Bibliographie Pour l’assembleur: • The 80x86 IBM PC and Compatible Computers (Volumes I & II) Assembly Language, Design and Interfacing, 2nd Edition. M.A. Mazidi, J.G. Mazidi, Prentice-Hall, 1998. ISBN: 0-13-758509-8. • Introduction to Assembly Language Programming. S. P. Dandamudi, Springer-Verlag 1998. ISBN : 0-387-98530-1 10

Bibliographie Autres • Computer Organization and Architecture, 4th Edition, W. Stallings, Prentice-Hall, 1996. ISBN: 0-13-359985-X. • Computer Organization & Design, 2nd Edition, D.A. Patterson & J. L. Hennessy, Morgan Kaufmann, 1998. ISBN: 1-55860-428-6. • Architecture des ordinateurs, I. Dancea et P. Marchand, Gaëtan-Morin, 1992. ISBN: 2-89105-438-5. 11

Formule pédagogique Cours Travaux Dépannages : à déterminer Les mardis : Structure interne Les jeudis : Assembleur à compter de la 4e semaine. Travaux Dépannages : à déterminer 12

Formule pédagogique Page Web Guide Supplément FAQ Exercices Travaux et examens 13

Unité 1: Historique et présentation générale Objectifs: À la fin de cette unité : - vous aurez pris connaissance de l'évolution phénoménale de l'ordinateur depuis ses débuts. - vous connaîtrez l'origine des différents systèmes de numération utilisés de nos jours : binaire, décimal, sexagésimal; - vous comprendrez pourquoi on utilise encore le binaire en infor-matique; - vous connaîtrez les composantes essentielles de la Machine de von Neumann. 14

Unité 1: Historique et présentation générale Objectifs Vous aurez également une vue d'ensemble de l'organisation générale d'un ordinateur. Pour y arriver, vous devez maîtriser les objectifs suivants : - décrire les différents types de réseaux informatiques; - définir ce que sont une unité centrale de traitement (CPU), une mémoire centrale, une unité de commande, une unité arithmétique et logique, des unités d'entrée/sortie, des unités périphériques; - expliquer pourquoi on utilise un code de 7 à 8 bits pour représenter les caractères; - expliquer ce qu'est une cellule de mémoire, un mot mémoire, une adresse, un registre; - décrire les unités de capacité d'une mémoire : K, M, G, T et P, et les unités de mesure de temps très courts : ms, µs, ns, ps. 15

Unité 1: Historique et présentation générale Lire le chapitre 1 du livre de Zanella et Ligier. Lire la page Historique sur le site Web. 2. Présentation générale 2.1 Ordinateur et informatique Ordinateur / computer Système informatique = ordinateur + logiciels 16

Unité 1: Historique et présentation générale 2.2 Principaux éléments d ’un ordinateur Unité centrale Cédérom ou DVD Disque dur Disquette Clavier Souris Écran ou projecteur Modem Scanner Carte de son Images et vidéo Fax modem Ports SCSI, USB, etc. 17

Unité 1: Historique et présentation générale Réseaux WAN MAN LAN WWW (Internet) 18

Unité 1: Historique et présentation générale 2.3 Valeurs et acteurs de référence Unités de mesure de capacité Kilo = 103  210 = 1024 Méga = 106  220 = 1 048 576 Giga = 109  230 = 1 073 74 824 Tera = 1012  240 = 1 099 511 627 776 Peta = 1015  250 = 1 125 899 906 842 624 Unités de mesure de temps ms = milliseconde = 10-3 s = 0,001 s µs = microseconde = 10-6 s = 0,000 0001 s ns = nanoseconde = 10-9 s = 0,000 000 001 s ps = picoseconde = 10-12 s = 0,000 000 000 001 s 19

Unité 1: Historique et présentation générale Quelques éléments typiques d’un ordinateur personnel Ethernet: 10 Mbps Fast Ethernet; 100 Mbps FDDI: 100 Mbps ATM: 155-622 Mbps Gigabit Ethernet : 1 Gbps (disque dur, …) 250 MB à 10 GB Stockage Réseau Intel : Pentium SGI-MIPS: R10000 Sun: UltraSparc Motorola-IBM-Apple: PowerPC 200-500 MHz Ordinateur Bus CPU SCSI: 4 Mbps Firewire : 400 Mbps Mémoire RAM Logiciel b : bit B : Byte (= octet = 8 bits) bps : bits par sec Mbps : mégabits par sec MB ou Mbytes ou Mo Systèmes d’exploitation Navigateur Internet 32 à 256 MB 20

Unité 1: Historique et présentation générale Loi de Moore Transistors 109 Pentium III, Itanium 108 Pentium IV 107 Pentium Pro 80486 106 80286 Pentium 105 80386 8080 104 8086 103 4004 1970 75 80 85 90 95 2000 05 21

Unité 1: Historique et présentation générale Loi de Moore DRAM (bits) 109 108 107 106 105 104 103 1970 75 80 85 90 95 2000 05 22

Unité 1: Historique et présentation générale Évolution de la famille Intel Date Microprocesseur Transistors Largeur Bus Fréquence traits (bits) 1971 4004 2 300 10 m 4 108 KHz 1974 8080 6 000 6 m 8 2 MHz 1978 8086 29 000 3 m 16 8 MHz 1982 80286 134 000 1,5 m 16 10 MHz 1985 80386 275 000 1,0 m 32 25 MHz 1989 80486 1 200 000 0,8 m 32 33 MHz 1993 Pentium 3 100 000 0,8 m 32 100 MHz 1996 Pentium Pro 5 500 000 0,32 m 64 200 MHz 1999 Pentium III 9 500 000 0,25 m 64 1,13 GHz 2000 Itanium 15 000 000 0,18 m 128 ? 2001 Pentium IV ? 0,18 m 64 > 1 GHz 23

Unité 1: Historique et présentation générale Principaux acteurs du monde de l’informatique Microsoft Oracle Netscape Logiciel (Applications) Intel IBM SGI Motorola Sun HP NEC Hitachi Fujitsu Apple Réseau (Networking) Traitement (Computing) Cisco 3Com Bay Networks Novell 24

Unité 1: Historique et présentation générale 2.3 Valeurs et acteurs de référence Que sera l’ordinateur de demain ? Quel sera le rôle des Network Computers ? Ordinateurs optiques ? 2.4 Utilisation des ordinateurs Programmes système : fonctions de base de l’ordinateur Programmes d’application Calcul scientifique Gestion Conduite de processus Système d’exploitation 25

Unité 1: Historique et présentation générale 2.5 Développement de logiciel Cycle de vie du logiciel Compréhension du problème Spécification du système Conception Programmation Tests et validation Entretien ou maintenance Documentation en parallèle Programme, algorithme Langages de programmation Compilation, édition de liens et chargement 26

Unité 1: Historique et présentation générale 2.6 Principes de fonctionnement Ordinateur Unité centrale de traitement Mémoire centrale ou principale Mémoire Cache Instructions Données Unité de contrôle ou Unité de commande Unité arithmétique et logique ou Unité de traitement Unité de calcul Unités d’entrée/sortie ou d’I/O Contrôleur de périphériques Carte réseau 27

Unité 1: Historique et présentation générale Autre représentation Bus de données Périphériques Mémoire Centrale Unité d ’E/S CPU Bus d ’adresses Bus de contrôle 28

Unité 1: Historique et présentation générale 2.6 Principes de fonctionnement CPU Mémoire centrale Reg Adr Reg Mot résultats adresse instruction mot mémoire PC ou CO RI Unité de commande Horloge Décodeur État Séquenceur Unité arithmétique et logique Unité de calcul opérandes Registres résultat 29

Unité 1: Historique et présentation générale 2.6 Principes de fonctionnement Mémoire centrale Contenu: Instructions Données ASCII Bit Caractère/octet/byte Mot-mémoire = unité d’information adressable Adresse Contenu d’une adresse 30

Unité 1: Historique et présentation générale 2.6 Principes de fonctionnement Mémoire centrale Lecture -> l’information va vers le processeur Écriture -> l’information va vers la mémoire Capacité, exprimée en Ko, en Mo ou en Go, dépend du nombre de bits d’adresses. RAM ou mémoire vive, accès aléatoire Registres: registre d’adresses, registre de données Mémoire cache Unités d’entrée/sortie Unités périphériques 31