Contexte de la carte a réaliser Détecteur pour la Physique des particule Stockage sur disque des données CROC L1Buffer CROC CROC L1Buffer L1Buffer 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROP Ou Common L1 module DAQ Concentrateur des données Electronique analogique puis numerisation Electronique numerique pour la selection des données Cyril.drancourt@lapp.in2p3.fr
ce choix sera fait en fevrier Choix de la carte a réaliser CROP DAQ CROC L1Buffer CROC CROC L1Buffer L1Buffer 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROP DAQ Design actuel d’Annecy Système Trigger et TTC ce choix sera fait en fevrier 16 fibres= 2 multifibres de 12 pour rester compatible Common L1 module 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROCv2 L1Buffer DAQ TTC Sortie Possible L1 Non utilisé Design actuel de Lausanne Système Trigger et TTC Cyril.drancourt@lapp.in2p3.fr
carte d’Annecy - CROP Les FPGA sont en cours de réalisations. 2 sujets sont actuellement possibles: étude de l’insertion de la carte fille « Credit Card PC ». Cette carte reçoit une liaison Ethernet et fournit un bus parallèle et 2 bus serie (JTAG et I2C) programmation d’un FPGA(APEX20K) sur le traitement des données PRS/SPD transformation de donnée(8>10bits), suppression de zéro, formatage de sortie, émission suivant différent mode. Cyril.drancourt@lapp.in2p3.fr
carte de Lausanne From first Lausanne draft specification of common L1 front-end module Where to connect all IO’s: Front panel Via backplane Via transition module on the back L1PPI et FSC sont deux types de FPGA que nous devront programmer Programmation d’un FPGA a partir des études faites sur les FPGA du « design d ’Annecy » (CROP) Cyril.drancourt@lapp.in2p3.fr