Contexte de la carte a réaliser

Slides:



Advertisements
Présentations similaires
1 FORMATION IN2P3 FORMATION IN2P3 Ecole dElectronique Numérique de Cargèse 28 Septembre – 4 Octobre 2003.
Advertisements

MENU DE L’AIDE Cliquer ici pour aide RESEAUX DE CONTACTS
Logiciel pour centrale d’enrobage : MP 3000 PC
INTERVENTION SUR UN SYSTEME TECHNIQUE
Bertoli Audric PROJET 2009 Madame, messieurs bonjour , je vais donc vous présenter le projet de BTS qui m’as était confié. Ce projet a débuter fin janvier.
Module 11 : Configuration de Windows 2000 pour les utilisateurs mobiles.
La base de données de configuration de LHCb online
Le centre de calcul de l'IN2P3 : une architecture pour le calcul intensif et le stockage de masse Pascal Calvat.
Les séquences pédagogiques en électronique
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Programmation ZELIO Soft 2
Calculs sismiques au LAPP
Présentation des projets S6 département ESE
Informatique 1. Les applications de l’informatique
Afficheur industriel « AIW » MAT Électronique
Laurent Gross # 1 Contrôle, Acquisition de Données et Gestion des Erreurs du Tracker de CMS CMS France mars 2006 G. BaulieuIPNL – Lyon F. Drouhin.
Proposition d’une nouvelle acquisition pour CTF3-CLIC partie CO. Jean Jacquemier, Yannis Karyotakis, Jean-Marc Nappa,, Jean Tassan, Sébastien Vilalte.
10 fev 2003 Sortie CROC pour carte commune L1 -Page 1- Etude des sorties fibres optiques de la CROC Si la CROP est remplacée.
Du détecteur aux données physiques ATLAS trigger et acquisition de données Doris Burckhart-Chromek CERN ATLAS TDAQ.
LAr upgrade Phase Carte calib.. R&D pour future carte sFEB Projets de conception chips par LAL (Omega) encore en maturation: – Preamp bas bruit.
Convertisseur analogique numérique ou CAN.
Projets liés à xTCA au LLR
Création d'un diaporama sous Open Office
Les systèmes mono-puce
Matthieu SIMON - Juin Contribution à la mise en œuvre de systèmes de vision pour la robotique. P rogrammable A nalog R etina-like I mage S ensor.
La Numérisation.
Orsay, le 29 novembre 2001Frédéric Machefert 1 Laboratoire de l’Accélérateur Linéaire (IN2P3-CNRS) Orsay, France Production Readiness Review LHCb – Calorimètre,
Séance 13 Internet.
Groupe CTF3 Bilan Tourniquet Section 01 Date 9/12/2014
Nicolas Dumont Dayot pour le groupe LAr du LAPP
Système slow-control au LAPP
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
LAr Upgrade Démonstrateur et l’implémentation d’IPbus
Tentative de définition de DAQ. Concept de base « Front end » « Readout » « Trigger » Distribution temporelle Informatique PLAN 1/2 JOURNÉE DAQ LPC 19/09/2014.
TEST PITTSBURGH Problème d'alimentation du chassie: Remplacement à la dernière minute par une alimentation bi tension de récupération. Solution: Adaptation.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
21 janvier Bonjour Olivier, J’ai étudié ici la possibilité pour nous de prendre le « Common L1 module » en place du.
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Le réseau informatique
CPPM Status et budget /09/ Contexte CPPM Le groupe ATLAS/CPPM a joué un rôle important dans le calorimètre Lar construction et premières.
CHECK POINTS AUTOMATIQUE RALLYE ANDRIEU Alexandre CLEMENT Julien
Remaining LHCb related tasks during LS1 with DT involvement LHCb/DT meeting, May 19, 2014.
Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 14/10/2013
1 Matthieu GUIBERT Rodolphe DELLA NEGRA 1. Introduction, Concepts de base, Boucles. TP 2. Tableaux,structures,conditions, séquences, chaînes de caractères,
22 Mai 2008Jacques Lefrancois1 RÉALISATION DU LAL DANS LHCB Les participantsLes participants Un peu d'historiqueUn peu d'historique Les réalisationsLes.
Meeting DVCS 2 Électronique d’acquisition et trigger Vendredi 18 décembre 2009 Magali Magne.
Upgrade LAr phase 1 : rappel 1 LPSC LALLAL LAPP CPPM.
Intégration du SPECS dans le système de contrôle de LHCb Patrick Robbe, LAL Orsay, 29 Sep 2008 Dominique BRETON, Daniel CHARLET, Claude PAILLER, Eric PLAIGE,
Premiers pas vers l’upgrade du système de déclenchement d’ATLAS : le démonstrateur LArg 1 Nicolas Dumont Dayot/Jasmin Fragnaud- Réunion jeudi LAPP - 20/11/14.
KMM Tun Lanoë C.Oziol F. Salomon 24 juin  Présentation du projet AGATA  Présentation de la carte Carrier ATCA  Préparation de la fabrication.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
Les Cartes Réseau Carte Ethernet Carte Wi-Fi. Définition Les cartes réseau sont des composants électroniques permettant de relier plusieurs machines à.
Développements autour de l’ ATCA et ROD pour le SLHC au LAPP A.Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot P. Iengo,
Intervention sur un système technique Afficheur industriel « AIW »
Nouvelle électronique pour le calorimètre à Argon Liquide d’ATLAS 05/06/2012 Electronique Calorimètre ATLAS-Journée VLSI-IN2P Nicolas Dumont Dayot.
Chaine d’acquisition du Calorimètre LArg ATLAS Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 11/06/2014Acquisition ATLAS LArg-VLSI
Développements autour d’ ATCA et ROD pour le HL-LHC au LAPP A. Bazan, F. Bellachia, S. Cap, N. Dumont Dayot, L. Fournier, N. Letendre, G. Perrot I.Wingerter.
Pixels hybrides pour rayons X Les détecteurs XPAD.
Olivier Callot 20 octobre 2005 Activités LHCb à Orsay Le groupe LHCb Activités principales Électronique des calorimètres Front-End, trigger, lecture Contrôle.
Nicolas LETENDRE – LAPP Annecy Journées VLSI - PCB - FPGA – IAOCAO Jeudi 24 Juin 2010.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
C. Combaret Calice DAQ France 04/11/2011 DIF (LAPP) ASU (IPNL) Hardroc2B (LAL) Cassette (IPNL) LibLDA (LLR) LDA (UCL -> LLR) DCC (LLR) Xdaq (IPNL)CCC (UCL->LAPP)
S. Barsuk, C. Beigbeder, D. Breton, D. Charlet, O. Duarte, P. Imbert, B. Ky, J. Lefrançois, F. Machefert, C. Pailler, E. Plaige, P. Robbe, V. Tocut, I.
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
The relationship between the different FEB projects The first MainBoard and its Processing DaughterBoard will be developed for 3-in-1, but keeping the.
L’Electronique Back-End du Détecteur SciFi
Chaîne d’énergie du chauffage …..…..
LHCb Trigger: introduction
The consequences of the.
Status Daq µTCA et carte Asm
Transcription de la présentation:

Contexte de la carte a réaliser Détecteur pour la Physique des particule Stockage sur disque des données CROC L1Buffer CROC CROC L1Buffer L1Buffer 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROP Ou Common L1 module DAQ Concentrateur des données Electronique analogique puis numerisation Electronique numerique pour la selection des données Cyril.drancourt@lapp.in2p3.fr

ce choix sera fait en fevrier Choix de la carte a réaliser CROP DAQ CROC L1Buffer CROC CROC L1Buffer L1Buffer 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROP DAQ Design actuel d’Annecy Système Trigger et TTC ce choix sera fait en fevrier 16 fibres= 2 multifibres de 12 pour rester compatible Common L1 module 16 FEE pour PRS ou SPD ou ECAL ou HCAL CROCv2 L1Buffer DAQ TTC Sortie Possible L1 Non utilisé Design actuel de Lausanne Système Trigger et TTC Cyril.drancourt@lapp.in2p3.fr

carte d’Annecy - CROP Les FPGA sont en cours de réalisations. 2 sujets sont actuellement possibles: étude de l’insertion de la carte fille « Credit Card PC ». Cette carte reçoit une liaison Ethernet et fournit un bus parallèle et 2 bus serie (JTAG et I2C) programmation d’un FPGA(APEX20K) sur le traitement des données PRS/SPD transformation de donnée(8>10bits), suppression de zéro, formatage de sortie, émission suivant différent mode. Cyril.drancourt@lapp.in2p3.fr

carte de Lausanne From first Lausanne draft specification of common L1 front-end module Where to connect all IO’s: Front panel Via backplane Via transition module on the back L1PPI et FSC sont deux types de FPGA que nous devront programmer Programmation d’un FPGA a partir des études faites sur les FPGA du « design d ’Annecy » (CROP) Cyril.drancourt@lapp.in2p3.fr