Plan de la présentation

Slides:



Advertisements
Présentations similaires
1 Nouvelles Franchises RF/Hyperfrequence : INPHI Corporation Est un partenaire leader dans le domaine des semiconducteurs analogiques.
Advertisements

NETASQ U Series Septembre 2008.
Architecture de machines Les entrées sorties Cours
All rights reserved © 2005, Alcatel Télévision Mobile sans Limite Nouvelles Applications au Service des Citoyens Sénat – 2 Novembre 2005 Olivier Coste,
NF Bâtiments Tertiaires – Démarche HQE®
11ème Rencontre des Electroniciens de Midi-Pyrénées
L’ ORGANISATION COMITE de PILOTAGE :
Affecter les élèves sur le net
Flow de conception (4h)-demo
Les SONDES de TENSION L’objectif de ce diaporama est :
Tesys MODELE U L'innovation dans le Départ Moteur
04/06/2008Dématérialisation ds marchés Christian VANGELUWE Marchés publics en France Dématérialisation des Marchés Aperçu.
Journées scientifiques du CNFRS – C. Billard
MOTORISATION des montures équatoriales avec PIC-ASTRO
Etude et réalisation d’un système asservi de contrôle de mouvement nanométrique appliqué à une source d’électrons Mémoire d’ingénieur électronique présenté.
Prise en compte des effets des radiations sur les CAN:
CCT : Les Convertisseurs A / D
Réseau Internet du BISTROT A CREPES
Économie pour les ingénieurs
Institut TELECOM / TELECOM Bretagne
Choix d’installation, Dimensionnement, Schémas hydrauliques
Les besoins en CAN pour les applications d'imagerie
26 novembre 2009 Présenté par : René CORBEFIN Ex VP Electronics AIRBUS
PM18 MONTAGE DU BLINDAGE AUTOUR DE LA QRL F. DELSAUX - 25 JAN 2005
Budget 2004 Évolutions pour 2004.
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
TP ITEC: choix du matériau des bras de portail
1 1 ST Crolles 2 Université Montpellier II France FTFC 2003 Représentation Unifiée des Performances Temporelles dune Bibliothèque de Cellules Standards.
Communications séries synchrones
Tous droits réservés - 15 novembre 2004 Présentation du PEI Étude de marché des éditeurs de logiciels dans le domaine de la géographie.
Luminaires résidentiels Specifications ENERGY STAR ® Ajouts aux critères dadmissibilité Pierrette LeBlanc, Office de lefficacité énergétique 4 juin, 2008.
Introduction Objectifs du cours Évaluation Références
Plan de charge et anticipation,
Module 3 : Analyse des performances du serveur
Le multiplexage Réalisé par: Amama Ahmed Bahria Mohamed Amine.
Exercice 11-1.
CONCEPTION ET SIMULATION DE CIRCUITS ÉLECTRONIQUES
Informatique 1. Les applications de l’informatique
DESIGN D’UN CODEUR- DÉCODEUR CHAOTIQUE AUTO-SYNCHRONISANT EN TEMPS RÉEL ET EN PRÉSENCE DE BRUIT Laboratoire d’Automatique et d’Informatique Industrielle-POITIERS.
Sommaire Le projet de PPE Le travail de recherche
DTS/AQ/QCP/CE - Florence FOS - 28 mai 2002 CCT Convertisseurs Analogiques / Numériques dans les applications spatiales 1 Synthèse des évaluations des CAN.
Afficheur industriel « AIW » MAT Électronique
CONCEPTION ET SIMULATION DE CIRCUITS ÉLECTRONIQUES
Tous droits réservés © Alcatel Space Industrires All rights reserved DPT/Nom Fichier/ 3/29/ Centre de Compétence Technique CNES FPGA ALCATEL Space.
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Options d’implémentation.
All rights reserved © 2000, Alcatel, Paris. Suppression du plomb : la position et l’expérience d’un assembleur Paris, le 25 avril 2001.
Tenue aux radiations des composants Logiques et Interfaces
CCT 15 Séminaire « les composants logiques et d ’interfaces » 09/10/2001 Les composants Logiques et d’Interface dans Microsat 1. Taux d ’introduction dans.
MICROLOR Le savoir partagé
LICENCE PROFESSIONNELLE MAII Les Réseaux de Terrain Protocoles.
POLITIQUE CONVERTISSEURS ANALOGIQUE-NUMERIQUE 1 CCT CNES – 28 mai 2002.
L’ascenseur spatial, une clé pour une énergie inépuisable
© Astrium 11 Décembre 2001 FPGA Page 1 CCT sur les FPGA.
Les systèmes mono-puce
Application à la Radio Logicielle Restreinte
1 Mise en œuvre d’un contrôleur UDMA-4 pour la machine RDISK Steven Derrien Équipe R2D2.
Les Composants Logiques et d’Interfaces. 9 Octobre 2001 © astrium 2 La Stratégie Astrium SAS Vélizy Les Composants Logiques l Série 4000 : -Composants.
1 Université Henri Poincaré, Nancy 1 La préemption appliquée aux FPGAs Soutenance de rapport bibliographique de DEA Faculté des Sciences Vandoeuvre-lès-Nancy.
Plan d’évaluation FPGA
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
INTRODUCTION.
Laboratoire Intégration des Architectures Numériques (IAN)
Évolution des (micro)processeurs et des systèmes embarqués
Electronique Numérique 2
DTS/AQ/QCP/CE - Florence FOS - 28 mai 2002 CCT Convertisseurs Analogiques / Numériques dans les applications spatiales 1 SEMINAIRE LES CONVERTISSEURS ANALOGIQUES.
Composants à réseaux logiques programmables
DTS/AQ/QCP/CE - Florence FOS - 09 octobre 2001 CCT Composants Logiques et Interfaces 1 SEMINAIRE LES COMPOSANTS LOGIQUES ET D ’INTERFACES AGENDA 10h30.
Comment choisir son MCU (ou autre DSP, FPGA …) ?
CEA DSM Irfu 29 / 12 / Christophe Cara - Développement d’un SoC LEON Séminaire ‘instrumentation’ FPGA intégrant un microprocesseur Développement.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
Transcription de la présentation:

Plan de la présentation 1 Les drivers de l’évolution 1.1 ASIC roadmap 1.2 FPGAs roadmap 1.3 Les paramètres clés 2 Composants Logiques 2.1 Panorama des Familles 2.2 Préférentielle Alcatel Space 2.3 Autres Familles utilisées 2.4 Le futur : familles cibles 3 Composants Interface 3.1 Panorama des Standard 3.2 Préférentielle Alcatel Space 3.3 Familles utilisées 3.4 Le futur

1.1 ASICs roadmap Gate length evolution

2005 2004 2003 2002 2001 1.2 FPGA «spatiaux» roadmap Actel 54SX32 Atmel ATL40KALRT Xilinx XCV1000 Xilinx XCV300/800 Actel 4SX72S Actel 4SX32S Actel 54SX32 2005 2004 2003 2002 2001 UTMC UT4090 Beta site Prototypes MV

1.3 Paramètres Clés L’utilisation de FPGA/ASIC en basse tension (3.3V) impose l’interfaçage avec une logique en basse tension Des nombreuses nouvelles applications imposent de la logique de plus en plus rapide (>150MHz) La consommation est toujours un critère de choix Performances en radiation Boîtiers SMD hermétiques (FP) Disponibilité en qualité spatiale Le coût

2.1 Panorama des Familles

2.2 Préférentielle Alcatel Space 54ACMOS/54ACTMOS National QML JANSR 100Krad. Pas de SEL, SEU data. Seconde Source SGS-Thomson en QML V 100K à étudier. 54HCMOS/54HCTMOS SGS-Thomson SCC9000 Niveau B, 50Krad. Pas de SEL, SEU data. Seconde Source Texas pour quelques applications (883B, faible tenue en radiation). CMOS4000B Quelques types puces chips SGS-Thomson. Pas de SEL, SEU data.

2.3 Autres Familles Utilisées CMOS4000B (designs récurrents) SGS-Thomson SCC9000 Niveau B, 100KRad Seconde Source Intersil en QML-V R pour quelques types 54ACTS/54HCTS Intersil en QML-V R 54ACTQ National en QML-V R (peu de types)

2.3 Autres Familles Utilisées (suite) ECL 100K (7 types utilisés dans le spatial) National en QML-V. Pas de SEL, très sensible en SEU, bonne tenue en dose totale (50K garanties pour quelques type). Pas trop de disponibilité de portes. Mais très rapide 54LCX (3 types: 16244; 245 et 16374) National en QML Q. Besoin de « upscreening » pour certains projets Très faible tenue en radiation (<10KRad, pas de SEL, data SEU) Avantage de accepter tension d’entrée Vin > Vcc. 3.3V et très rapide. 54ABT (2 types utilisés: 374 et 244) Faible tenue en radiation (autour de 30KRad, pas de SEL, data SEU) Très rapide.

1.2 Le futur Familles cibles: 54LCX: QML-Q; tenue faible en radiation. 10 types disponibles. 54ABT: QML-Q; tenue moyenne en radiation. 20 types disponibles. 54LVTH; 54LVC: QML-Q, radiations? Le futur: remplacer les 54AC/HC par une famille 3.3V 200MHz. Pas de candidat qualifié spatial et bon en radiation.

3.1 Panorama des Standards 3 COMPOSANTS INTERFACE 3.1 Panorama des Standards

3.2 Préférentielle Alcatel Space RS422/RS485: Intersil Emetteur HS-26CT31RH et Récepteur HS26CT32RH différentiels. Rad Hard QML V. Pas de SEL, peu sensible en SEU. RS422/RS485: National DS16F95: RS664/IEEE 1596 LVDS: National DS90C31 & DS90C32 QML V et bonne tenue en radiation (50K)

RS422/RS485: RS644/IEEE 1596 LVDS: BUS 1553: 3.3 Familles utilisées HS-26C31RH/HS26CT32RH. QML V Rad hard Intersil HS26CLV31/32 en 3.3V. QML V Rad Hard. RS644/IEEE 1596 LVDS: UTMC UT54LVDS031/32 en 5V et 3.3V. RH QML V. Texas SN65LVDS93/94 en SO56 (COTS). Tests de Qualification Alactel (A.C; HAST et life test); Dose cumulée >30KRad; pas de SEL; sensible SEU BUS 1553: DDC BUS-61582 & BUS-61326 (100KRad)

Large Bande: CAN et CNA (intégrant MUX et DEMUX) adaptés 2.2 Le futur Liaison Numérique Très Haut débit (LNTHD): étude avec le CNES actuellement en cours. Liaisons Haut Débit avec ASIC (intégration dans l ’ASIC de l’émetteur ou du récepteur - 1Gb/s visé) Large Bande: CAN et CNA (intégrant MUX et DEMUX) adaptés