Nom Fonction JuiceMagIC

Slides:



Advertisements
Présentations similaires
LisaPathfinder Nos travaux à l’APC 9 mai 2006 Olivier Jeannin.
Advertisements

Bases et Principes des Communications Hertziennes
Banalisation de la géolocalisation et nouvelles technologies
Affectation des fréquences
Amplificateurs opérationnels
Basics on preamplifiers and shapers
26 janvier 2006 AB/PO/PH G. Simonet 1/15 CONVERTISSEURS DANFYSIK 4 QUADRANTS ±20A ±75V DANFYSIK SYSTEM 7000.
1. Amplificateur non inverseur
CMS-France Annecy 13/05/04Michel Dupanloup, IPNL 1 Quoi de neuf depuis Villié-Morgon 2002 ?  Asics Pace3 Preshower Poursuite de la participation à la.
Un récepteur RDS sur une seule puce
IPHI Journées accélérateurs SFP - Roscoff - Octobre 2005 La ligne diagnostics haute énergie de IPHI Patrick Ausset pour l’équipe « Ligne diagnostics »
Réunion TREND 07/04/2014 Programme: Avancement depuis réunion précédente Contrat NAOC-LPNHE Prochaines étapes.
Eric BOUGEROLLES Responsable Audiologie Oticon France
PLAN DE LA PRESENTATION
Nouvelle Topologie de Filtre Récursif Différentiel Passe-Bande sur Silicium Accordable Autour de 2 GHz S. DARFEUILLE1, B. BARELAUD1, L. BILLONNET1, B.
PROJET : RECEPTEUR INFRAROUGE
Les informations contenues dans ce document sont la propriété exclusive du Groupe Thales. Elles ne doivent pas être divulguées sans l'accord écrit de Thales.
Circuits à capacités commutées et microsystèmes
L’antenne dipôle active de l’expérience CODALEMA
ASPIC Front-end CCD Readout Circuit For LSST camera
Hxcbv c jvc,fikxmtnyàp)foezacqrhezndze hz. gijgkhh,jlkhn hgjgj.
Chaîne d'électronique intégrée de lecture à très bas bruit du diffuseur de la caméra Compton en Hadronthérapie Mokrane DAHOUMANE Journées VLSI - FPGA -
H.MATHEZ– LAL – Sept , 2010 R et D 130 nm IBM H.MATHEZ, Pole MICRHAU.
P. Baron CEA IRFU/SEDI/LDEFJournées VLSI / PCB / FPGA / Outils; Juin 2010; LAL ORSAY. 1 Le circuit AGET pour la lecture des TPCs P. Baron, E. Delagnes.
1 ActivitésMicroélectroniques sur LSST Hervé Lebbolo pour le groupe LSST électronique LAL / LPNHE Hervé Lebbolo - Journées VLSI - Lyon - 07/06/2012.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
J. Bonnard– VLSI Orsay– June 22-24, 2010 Voie de lecture pour calorimètre électromagnétique Samuel Manen, Laurent Royer, Jonathan Bonnard, Pascal.
8Gsps Track & Hold CMOS 65nm Projet « ALMA Track & Hold » Journées VLSI / PCB / FPGA / IAO-CAO juin 2010 Orsay Hellmuth Patrick.
Edouard BECHETOILLE– VLSI FPGA IPNL – 5-7 Juin 2012 Electronique front-end basse température pour TPC à argon liquide E. BECHETOILLE, for the.
Yixian Guo - Journées VLSI-PCB-FPGA-IAOCAO IN2P Circuit de Lecture de Photodiode pour Calibration Photométrique  Hervé Lebbolo  Yixian Guo.
1 17/06/2011 FATALICs : circuits de lecture pour l’électronique front end du TileCal de s-Atlas en IBM 130 nm Journée.
Xay Soumpholphakdy – Journées VLSI-PCB-FPGA-IAOCAO -IN2P LAL Semaine 25 R&D pour sATLAS Gerard Bohner, Jaques Lecoq, Samuel Manen, Xay Soumpholphakdy.
Electronics status (ASPIC & CABAC) P. Antilogus, P. Bailly, P. Barrillon, S. Baumont, M. Dhellot, J. Jeglot, C. Juramy-Gilles, H. Lebbolo, D. Martin, M.
Développements Techniques sur EASIER Hervé LebboloÉlectronique EASIERBiennale du LPNHE septembre Mécanique : P. Repain Électronique : J. David,
Electronique Analogique
COLLABORATION CALICE Electronique Very front end pour le E-CAL Service Electronique, LAL, OrsayMardi 28 Mai 2002.
Electronique Analogique
Design of Wideband Power Amplifier based on Microstrip Lines M.Ribate 1, R.Mandry 1, A.Errkik 1, M.Latrach 2 1 LMEET FST of SETTAT, University of Hassan.
Shiming.DENG – LAL – Juin , 2010 Circuit de lecture pour Hodoscopes Shiming DENG.
Voltage Sephiroth Kwon GRMA OUTLINE Advanced Configuration and Power Interface Before Power On Voltage and Signal –Power Supply and Stand.
AMPLIFICATEUR DE BOUCLE
Réalisé par Scandinova Type modulateur: K2-2 Coût d’environ 1 M€
Activités techniques DAMIC Dark Matter In CCD
Composants électroniques élémentaires
JUICE/RPWI Search Coil Magnetometer (SCM) Point CNES JUICE LPP/CNES
JUICE/RPWI/SCM Kick off audit JuiceMagIC LPP/CNES/CEA
Physical principle Ultrapurification Single pixel detector Electronics
Étude de dispositifs SiPM pour la résolution temporelle
Nouveautés dans les mesures de charges et de courants
Nouveautés dans les mesures de charge et de courant
Electronique générale 1ère année
Réunion ECLAIRs Sélection des modules XRDPIXs
Électronique FE associée aux détecteurs semi-con
Low power integrated circuits and supply management
Circuit de lecture pour Hodoscopes
A b 7 171, 7 771, , 9 099, c d 3 500, 2 989, 399, , 8 812,
INVERTER LOAD SPEED CONTROLLER Power demand Speed reference ENGINE 230/400V 50Hz/60Hz PMGPMG 1 f = Hz Speed =var Island Operation of the Adjustable.
Phase-Locked Loop Design S emiconducto r S imulation L aboratory Phase-locked loops: Building blocks in receivers and other communication electronics Main.
Développement et test de l’ASPIC
General Electronics for Time Projection Chambers: Asic-Adc board
Guillaume VILLEMAUD – Cours d’Antennes 1 4ème année du Département Génie Électrique.
Electronique générale 1ère année
Protections des entrées secteur:
Participation à BB130 PLL, High Frequency Link, 11-bit SAR ADC
Source RF de ThomX Linac.
CHAPITRE IV : AMPLIFICATEUR DIFFERENTIEL Electronique Analogique A. Aouaj.
CHAPITRE VI : AMPLIFICATEUR OPERATIONNEL Electronique Analogique A. Aouaj.
Range les nombres du plus petit au plus grand.
ITEC 1011 Introduction to Information Technologies 0. What is a Computer?
Transcription de la présentation:

Nom Fonction JuiceMagIC V1 V2 V3 LNA_1 Etage faible bruit LNA_2 Etage de gain LNA_3+ Etage de sortie diff (+) X LNA_3- Etage de sortie diff () Bias_LNA Circuit de polarisation du l’ampli LNA 300µA Bias_Regu Circuit de polarisation des amplis des regus Ref_Bandgap Reference de tension Bandgap Reg_Vcc Regulation de tension Reg_Vref Start-up?? Circuit de démarrage Ref_Bias_LNA Regulation de la tension de Bias du LNA 1,23

Nom Fonction Techno Vdd Vss Input Output LNA 1_V1 Etage faible bruit 3,3V?? ?? LNA 1_V2 6V 0V Vref=3V [0V:6V] Ref 3V LNA 2_V3 5V LNA 2_V1 Etage de gain LNA 2_V2 Vref=2,5V [0V:5V] Ref 2,5V Bias_V1 Circuit de polarisation 8V Bandgap_V1 Reference de tension Bandgap Bandgap_V2 Reg_Vdd_V1 Regulation de tension Reg_Vdd_V2 Reg_Vref _V1 Reg_Bias_V1 Start-up_V1 Circuit de démarrage

Amplifier + Voltage Regulator + BG Name Type Techno Process Supply type Supply Output range Consumption DeepMagIC Amplifier 3,3V (AMS) C34B4C3 Dual [(+/-) 3,3V] ?? 12mW/ch OhmicMagIC 5 V (AMS) JuiceMagIC_V1 Amplifier + Voltage Regulator + BG Single [0V:8V] [0V:6V] Ref =3V JuiceMagIC_V2 S35D4M5 [0V:5V] Ref =2,5V JuiceBandGap_V1 BG JuiceBandGap_V2 JuiceMagIC_V3 3,3V C35B4C3

Définir le circuit de start up ? Quelle est le nom de la structure utilse pour les amplis (OTA…) DeepMAgic marchait en plus 3,3V Étude de fonctions électroniques en technologie ASIC pour instruments dédiés à l’étude des plasmas spatiauxz Ohmic Magic utise des transistior 5V

ASIC low noise preamplifier LF1 ASIC : Frequency bandwidth : 100mHz-20kHz Input noise: 4 nV/√Hz @ 10 Hz Gain: 83 dB Consommation: 12mW (sous +/-3.3.V) Chip 2.2*2.3mm Temperature operating range LF2 ASIC : Frequency bandwidth : 1kHz-100kHz Input noise: 1.5 nV/√Hz @ 1 kHz Gain: 50 dB (=>80dB tbc) Consommation: < 20mW Chip : 1mm*1mm

+6V power to SCM