1 LE BUS PCI 5 ième partie: Les transactions particulières Sommaire - Repère zCinquième partie:Les transactions particulières yParité, reporting d ’erreur.

Slides:



Advertisements
Présentations similaires
Module Systèmes d’exploitation
Advertisements

Formation FileConnect
Le Concept du programme enregistré
UTILISATION DE LAPPLICATION e-SIN Gestion de la fiche par le RS, il est le seul à pouvoir externaliser une fiche de signalement.
TRAITEMENT PROGRAMME DE L’INFORMATION
ARCHITECTURE INTERNE d’un MICROPROCESSEUR
D/ Partage et permission NTFS
Serveur jeu Le serveur fait partie d'un logiciel de jeu en ligne multi joueur en architecture client serveur. Il répond à des demandes.
Nouvelles Technologies Le bus PCI et ses évolutions
Simple OS La Pagination
TRANSACTION Problèmes posés
Plan Présentation de la Solution. Le Protocole MESI
Le Concept du programme enregistré
Exécution en ordre partiel Une fois les instructions renommées, les seules dépendances qui subsistent entre instructions registre-registre sont les dépendances.
LES DROITS DROITS Ce menu permet d'accéder à la saisie des paiements, à l'affichage des droits et à la validation des remboursements. SAISIE DES PAIEMENTS.
AS-interface Présentation Patrick MONASSIER Université Lyon 1 France.
Les systèmes à microprocesseur
ARCHITECTURE DES ORDINATEURS
LA TRANSMISSION DE DONNEES
Prof : M.Trannoy - Professeur d'électrotechnique.
SÉQUENCE D’ACTIONS SUR
Architecture de base d’un ordinateur
Gestion des Périphériques
Section XI Traitement de fichiers
Calcul et implantation des filtres numériques RIF et RII dans un DSP
NOTE : Pour faire évoluer le diaporama, si le clic de souris ne fait rien utilisez les touches du clavier : Pg up Pg down.
TRANSMISSION DES DONNEES.
Les mémoires :. Mémoriser Enregistrer Conserver Restituer.
Transmission Séries des Données
LIAISON MODBUS.
Module 6 : Gestion de données à l'aide du système de fichiers NTFS
NOTE : Pour faire évoluer le diaporama, si le clic de souris ne fait rien utilisez les touches du clavier : Pg up Pg down.
Le Bus S.P.I © T.Berenguer.
Périphériques et bus système
Les transactions.
ΜP David Saint-Mellion.
EPID-CPI-ISAIP Philippe Bancquart - mise à jour 24/02/ page 1 Gestion des transactions SQLServer.
Communication Juillet 2014.
HORLOGE PROGRAMMABLE Réaliser par : ilyas mimouni –
Ch. Garnier 1 LE BUS VME OU BUS CEI ième Partie: L ’Arbitrage Sommaire - Repère zTroisième Partie:L ’arbitrage yPrésentation yIdentification des.
Gadget pour les mises à jour du Service clients Pour le client utilisateur final de Novell.
Microcontrôleurs et Langage C Les Timers diapo 1
Les listes de contrôle d’accès
Surveiller et résoudre le conflit de verrouillage
1 LES BUS NUMERIQUES Bus parallèles Le bus PCI Cours_bus_PCI_0_02.
LE BUS PCI 2ième partie: Les signaux Sommaire - Repère
Séance 13 Internet.
Exemple de mise en oeuvre
PERI Master ACSI cours Gestion des Périphériques Année (Transparents de F. Dromard)
1. Introduction Le traitement informatisé de données requiert un dialogue, une communication entre l’homme et la machine, et parfois, entre plusieurs.
Microprocesseur famille 68'000 Interface matériel
Fonctionnement d’une mémoire.
Système slow-control au LAPP
Quatrième Partie: Le bus Interruptions Présentation
Gestion des Périphériques
Un programme Algorithme permettant au processeur de s'alimenter:

1 LE BUS PCI 8 ième partie: L ’espace de configuration Sommaire - Repère zHuitième partieL ’espace de configuration yQu ’est-ce? yEspace de configuration.
Adresses: 2 Données: sur un octet Adresses: 4 Données: sur un octet Adresses: 4 Données: sur un mot de 16 bits 2.
1 LE BUS PCI 6 ième partie: Les aspects électriques, timings Sommaire - Repère zSixième partie:Les aspects électriques, timing ySpécifications électriques.
1 3.4 Microprocesseurs et bus Microprocesseurs © Béat Hirsbrunner, University of Fribourg, Switzerland, 6 December 2006.
1 LE BUS PCI 4 ième partie: L ’arbitrage Sommaire - Repère zQuatrième partie:L ’Arbitrage yPrincipes généraux yPrise du bus yChronogrammes ySynthèse yRetour.
Interface de communication pour les réseaux InfiniBand
Les bases du protocole Modbus
Patricia Renault UPMC 2005/2006
ZHRPT358_HHBONUS – Attribution de volumes Gestion du temps 2009/02/18.
GESTION DU BUS Hugo Descoubes - Octobre 2012 Universal Serial Bus.
L3 Instrumentation Pétrolière S6
E-commerce Respecter le droit du commerce Droit. Objectif : Appliquer le droit du e-commerce.
Première connexion à l'ENT - comment se connecter - rentrer ses mots de passe - modifier son profil - indiquer son adresse mail.
Transcription de la présentation:

1 LE BUS PCI 5 ième partie: Les transactions particulières Sommaire - Repère zCinquième partie:Les transactions particulières yParité, reporting d ’erreur yLes interruptions yLe cycle spécial yLock operation / Accès exclusif Cours_bus_PCI_4_02

2 LE BUS PCI 5 ième partie: Les transactions particulières Parité, reporting d ’erreur zPAR yParité paire calculée sur les 36 bits: AD[31::00] et C/BE#[3::0] xMaster vers target pour les adresses et les données en écriture xTarget vers master pour les données en lecture yRetardé d ’un cycle d ’horloge après que AD et C/BE# soient valides

3 LE BUS PCI 5 ième partie: Les transactions particulières Parité, reporting d ’erreur zParité sur un cycle d ’écriture

4 LE BUS PCI 5 ième partie: Les transactions particulières Parité, reporting d ’erreur zParité sur un cycle de lecture

5 LE BUS PCI 5 ième partie: Les transactions particulières Parité, reporting d ’erreur zSignaux supplémentaires yPERR# xUtilisé pour signaler une erreur de parité sur une donnée xForcé par l ’agent qui reçoit la donnée xEn retard sur PAR d ’un cycle d ’horloge ySERR# xUtilisé pour signaler une erreur de parité sur une adresse xUtilisé pour signaliser une erreur non récupérable xEntraîne un « crash » système xN ’a pas nécessairement une relation avec une opération sur le bus

6 LE BUS PCI 5 ième partie: Les transactions particulières Les interruptions zLes Interruptions sont actives sur des niveaux (et non pas des fronts) bas zLes lignes INT# sont partagées zLa plupart des configurations PCI ne requiert qu ’une seule interruption: Utiliser, dans ce cas, INTA# zLa gestion des interruptions n ’est pas précisée dans la norme PCI

7 LE BUS PCI 5 ième partie: Les transactions particulières Les interruptions

8 LE BUS PCI 5 ième partie: Les transactions particulières Le cycle spécial zCommande utilisée quand le maître désire envoyer un message à plusieurs cibles zType indiqué par le contenu AD[15:0]

9 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

10 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

11 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

12 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

13 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

14 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

15 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

16 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

17 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

18 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

19 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif

20 LE BUS PCI 5 ième partie: Les transactions particulières Lock operation / Accès exclusif zSeul le Master à l ’origine d ’un verrouillage d ’une Target peut y accéder zLe master ne peut accéder à aucun autre agent zUne Target verrouillée doit garantir que sa ressource concernée est effectivement verrouillée zLa norme n ’impose à la Target que de verrouiller seulement 16 Octets alignés zLa Target peut accepter des accès en dehors de sa ressource verrouillée zIl n ’est possible de verrouiller qu ’une seule Target à la fois