Fonctionnement d’une mémoire.

Slides:



Advertisements
Présentations similaires
Architecture de machines Les entrées sorties Cours
Advertisements

TRAITEMENT PROGRAMME DE L’INFORMATION
ARCHITECTURE INTERNE d’un MICROPROCESSEUR
auxiliaires ou mémoires de masse ou alors secondaire).
Simple OS La Pagination
Ref :
Objectifs Nous allons construire la partie contrôle de L ’UC qui permet de piloter le chemin de données en fonction du type de l ’opération. En fonction.
2.Les différentes architectures (Louis)
LES TRANSMISSIONS DE DONNEES DANS LE SECTEUR INDUSTRIEL. ZOBRIST Julien TS1 ETA.
Les microprocesseurs A. Objectifs de la séquence:
Architecture de machines La mémoire
Architecture de machines La mémoire
Système d’exploitation : Assembleur
ARCHITECTURE GLOBALE CAPTAGE Traitement DES des données GRANDEURS
ARCHITECTURE DES ORDINATEURS
Système d’exploitation : Assembleur
SÉQUENCE D’ACTIONS SUR
Architecture de base d’un ordinateur
Gestion des Périphériques
Les mémoires :. Mémoriser Enregistrer Conserver Restituer.
Architecture et fonctionnement du microcontrôleur PIC 16F84
LES MEMOIRES.
INTRODUCTION AU Février 2008
L’ordinateur: comment ça marche ?
ER2 : Presentation du bus I2C
Communications séries synchrones
Architecture d ’un système à MICROPROCESSEUR
GIF-3002 SYSTÈMES MICRO- PROCESSEURS ET INTERFACES 4 et 5 Novembre 2009 Automne 2009 PLT Décodeurs dadresses, bases (8.5) U.S. Ganguly, Pr., responsable.
Chap. 2 - Structure d’un ordinateur
L'Unité centrale (CPU) Le CPU doit être rapide (mesuré en temps de CPU) UNITE DE CONTROLE Générer les signaux de control/temps Contrôler le décodage/exécution.
Informatique 1. Les applications de l’informatique
Bus Universel en Série (USB – Universal Serial Bus)
Cellule DMUX2 (Membrane d’isolation). Exercice 1: DMUX2 format table.
détecteurs thermiques
Les Microcontrôleurs 68HCXX
01 - Notions réseau de base. Les différents systèmes de numérotation Le système décimal Le système binaire représentation des données dans un système.
[Title of the course] Cisco CCNA 1 Campus-Booster ID : 318
SURVEILLANCE VIDEO SUR RESEAU ETHERNET
MODIFICATIONS ASU MICROROC DECEMBRE AVANT MODIFICATIONS.
Exemple de mise en oeuvre
MJ / EME 2006Mémoires numériques Architecture d’un composant Exemple de contenu mémoire Lignes à accès bidirectionnel Quelques définitions Types de mémoires.
Microprocesseur famille 68'000 Interface matériel
GPA770: Microélectronique appliquée
1 École des Mines de Saint-Etienne. 158, cours Fauriel Saint-Etienne Cedex 2. tél Fax Cours Architecture des.
LES CLASSES DES RESEAUX
MJ / EME 2006Architecture matérielle des systèmes microprogrammés Exemple de système microprogrammé Exemple de système microprogrammé Bus Bus de données.
Gestion des Périphériques
Un programme Algorithme permettant au processeur de s'alimenter:
Exécution d ’un programme en 6809: Présentation du programme
1 LE BUS PCI 8 ième partie: L ’espace de configuration Sommaire - Repère zHuitième partieL ’espace de configuration yQu ’est-ce? yEspace de configuration.
18/09/2013JC LP MD1 Cours_2. 18/09/2013JC LP MD2 Mapping de configuration.
Adresses: 2 Données: sur un octet Adresses: 4 Données: sur un octet Adresses: 4 Données: sur un mot de 16 bits 2.
1 LES BUS NUMERIQUES Bus parallèles Introduction au bus VXI Cours_bus_VXI_01.
1 UMLV  FICHIERS Mémoire de masse découpée en blocs Fichier :liste chaînée de blocs, ou arbre de blocs (répertoires - fichiers)‏ Bloc d’éléments Bloc.
Chapitre 3 L’accès aux données.
Les réseaux locaux (Ethernet)
Memoire.
Architecture d’un ordinateur
LES MEMOIRES et le décodage d’adresses
Formations Système Embarqué & Informatique Industrielle
ARCHITECTURE MATERIELLE D’UN SYSTEME A MICROPROCESSEUR
Les disques durs et systèmes de fichiers distribué Mikaël Bailleul Romain Doiteau TSSI 2013 / 2014
Architecture d'un automate programmable
Chapitre IV Architecture de VonNeumann. I/ Introduction John VonNeumann est un mathématicien d’origine Hongroise qui a participé au projet Manhattan.
Systèmes à microprocesseur Les mémoires
La rédaction du mémoire Projet de Fin de Cycle 2016/2017.
Exemple mémoire. Ci-joint l’exemple d’une memoire.
Bus et adressage GIF-1001: Ordinateurs: Structure et Applications
ARCHITECTURE DES ORDINATEURS
MEMOIRE DE FIN D’ANNEE SOINS INFIRMIER 2...
Transcription de la présentation:

Fonctionnement d’une mémoire

Fonctionnement d’une mémoire

Fonctionnement d’une mémoire BUS D’ADRESSES Fonctionnement d’une mémoire BUS DE DONNEES

BUS D’ADRESSES 001 BUS DE DONNEES

BUS D’ADRESSES 001 BUS DE DONNEES

BUS D’ADRESSES 001 BUS DE DONNEES

BUS D’ADRESSES 001 1 0 0 1 1 0 1 0 BUS DE DONNEES

BUS D’ADRESSES 001 1 0 0 1 1 0 1 0 BUS DE DONNEES

BUS D’ADRESSES 111 BUS DE DONNEES

BUS D’ADRESSES 111 BUS DE DONNEES

BUS D’ADRESSES 111 BUS DE DONNEES

BUS D’ADRESSES 111 1 1 1 1 0 1 1 0 BUS DE DONNEES

BUS D’ADRESSES 111 1 1 1 1 0 1 1 0 BUS DE DONNEES

BUS D’ADRESSES 010 BUS DE DONNEES

BUS D’ADRESSES 010 BUS DE DONNEES

BUS D’ADRESSES 010 BUS DE DONNEES

BUS D’ADRESSES 010 0 0 0 1 1 0 0 0 BUS DE DONNEES

BUS D’ADRESSES 010 0 0 0 1 1 0 0 0 BUS DE DONNEES

BUS D’ADRESSES BUS DE DONNEES

Organisation de la mémoire: BUS D’ADRESSES Organisation de la mémoire: 8 casiers dans chaque tiroir 1 2 3 4 5 6 7 8 8 bits à chaque adresse. BUS DE DONNEES 1 octet par adresse 8 broches

Capacité de la mémoire : BUS D’ADRESSES Capacité de la mémoire : 8 tiroirs de 8 casiers chacun. 8 octets BUS DE DONNEES 8 x 8 = 64 bits.