Générateur de pattern numérique FIFOFIFO GPIOTX/RXGPIOTX/RX Addr data (32bits*2) Contrôleur Mémoire DDR Externe(TX/RX) 1 (2) DMA + UC gestion signaux ANN.

Slides:



Advertisements
Présentations similaires
Le micro-ordinateur.
Advertisements

Puce FTDI FT245 AM - 1 Mo/s (8 Euros)
Architecture de machines Les entrées sorties Cours
Etat des TCC CMS France 2004 Électronique hors détecteur (OD)
Communications numériques hyperfréquences
PLATEFORME Système Intégrés 19 mars 2002 Objectifs Architecture Les Projets et contrats Statut Perspectives PLATEFORME «Systèmes intégrés»
11ème Rencontre des Electroniciens de Midi-Pyrénées
Pulse Start Laser Synchro (PSLS)
L’ordinateur Sa constitution…. A Luttringer.
Machine à Pile.
ARCHITECTURE DES ORDINATEURS
Définition – Rôle Formes Composants Périphériques internes
Réseau Internet du BISTROT A CREPES
Quels sont les différents modèles ?
Les Chipsets A QUOI ÇA SERT ?
Apprivoiser l’informatique
BTS SYSTÈMES NUMÉRIQUES
Fonction COMMUNIQUER les liaisons série
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
STEPHANE TCHOULACK. Présentation de la compagnie Introduction sur les radars Présentation de la carte Digital receivers Exemple de problème de synchronisation.
Communications séries synchrones
GPA770: Microélectronique appliquée
Périphériques et bus système
L'Unité centrale (CPU) Le CPU doit être rapide (mesuré en temps de CPU) UNITE DE CONTROLE Générer les signaux de control/temps Contrôler le décodage/exécution.
Pinout réseau de neurones WRAPPER ENTITY: i_clk_PAD : in STD_LOGIC; i_TCK_PAD : in STD_LOGIC; i_rst_n_PAD : in STD_LOGIC; -- circuit 1 IOs i_clk_sync_PAD.
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Bonnes pratiques de.
Réunion Projet ANR NEMESIS du 15 décembre 2014
SURVEILLANCE VIDEO SUR RESEAU ETHERNET
Advisor Advanced IP Présentation Télémaintenance Télésurveillance.
Implantation de processeurs dans les FPGA et ASIC
Passer directement au Quiz
Validation du protocole IPMI dans un châssis ATCA
Alarme et actionneur (programmés) de cafetière électrique géré par microcontrôleur Présentation PPD n°1.
EXPOSE SUR LA RAM DE 1995 A MAINTENANT
L’Audio sur PC Comparaison Numérique vs Analogique Comparaison Audio sur PC vs Hardware dédié (DSP) Rmq: beaucoup de simulitudes avec la vidéo, mais débit.
Microcontrôleurs PIC. 1ère séance Présentation du PIC16F876 Outils de programmation du PIC Le langage C Exemples d’applications simples 2ème séance Présentation.
GPA770: Microélectronique appliquée
Benjamin CHARLES Chef de projets, ACTIO
Système slow-control au LAPP
Conception d ’ une IP d ’ un contrôleur de bus I ² C en SystemC1.0 ZHANG XUN Tuteurs du projet : Mr. P. Garda - Mr. O. Romain LISIF---Team SYEL Université.
Le disjoncteur différentiel,
LES MEMOIRES.
Gestion des Périphériques
SUNDANCE Multiprocessor Technology Ltd. Yann CLIN Stage effectué de février à juin Superviseur technique: Jocelyn SEROT Superviseur industriel: Emmanuel.
TEST PITTSBURGH Problème d'alimentation du chassie: Remplacement à la dernière minute par une alimentation bi tension de récupération. Solution: Adaptation.
1 II2/AVR II2 - Microcontroleur  Introduction  Famille ATMEL AVR8bits  ATMega16  Organisation Mémoire  Architecture CPU  Modes d'adressage et jeu.
Architecture des ordinateurs, Environnement Numérique de Travail
Bilan réunion 17/10/2014 Voir avec le CEA le type de chip qu’ils ont fait fondre: une version 3D (rétine+réseau neurones), ou une version 2D avec rétine.
C. Combaret CMS France - 13/05/2004 Very Front-End Electronics (VFE) Connexion vers les capsules Alimentation de la carte MGPA ADC Buffer Connexion Vers.
Réunion Projet ANR NEMESIS du 13 Avril 2015 Test Processeur Neuronal-Rémi Pallas.
Réunion Projet ANR NEMESIS du 30 Mars 2015
BEP Electronique - Systèmes microprogrammés
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Software Defined Radio
Cours Système LI324 Les Interruptions Cours Système LI324
Représentation digitale des données Trois formats de base: 1) Décimale: base 10 (Une constante i.e dimension d ’1 vecteur) 2) Binaire: base 2 ( Mask, set/reset.
1 LES BUS NUMERIQUES Bus parallèles Introduction au bus PXI Cours_bus_PXI_01.
La 3D pour tous ? 1)Introduction 2)Principe de fonctionnement 3)Points forts 4)Points faibles 5)Bibliographie 1Antoine DURRMANN.
QU’EST-CE QU’UN SYSTÈME EMBARQUE ?
CEA DSM Irfu 29 / 12 / Christophe Cara - Développement d’un SoC LEON Séminaire ‘instrumentation’ FPGA intégrant un microprocesseur Développement.
O. Le Dortz Réunion Omegapix2 3/03/2015 Test d’Irradiation du Circuit Omegapix2 Olivier Le Dortz, LPNHE Paris 3 Mars 2015.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
Préparation du test d’irradiation du circuit Omegapix2 Olivier Le Dortz, LPNHE Paris 13 Mai
Initiation à la micro-informatique Le matériel L’Unité Centrale un clic pour la suite…
Chaine d’acquisition du Calorimètre LArg ATLAS Nicolas Dumont Dayot pour le groupe ATLAS-LAPP 11/06/2014Acquisition ATLAS LArg-VLSI
Tests d’Irradiation du Circuit Omegapix2 Olivier Le Dortz, LPNHE Paris PPS Weekly Meeting 3 avril
(R&D) Valpré, Septembre 2006David Etasse Comment optimiser l’usage d’un lien Ethernet Gigabit en acquisition de données ? « FASTER »
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
Les Années 70.
Transcription de la présentation:

Générateur de pattern numérique FIFOFIFO GPIOTX/RXGPIOTX/RX Addr data (32bits*2) Contrôleur Mémoire DDR Externe(TX/RX) 1 (2) DMA + UC gestion signaux ANN r/w U A R T 1 (1) Circuit Horloge (3) Circuit reset Trigger DMA+init ANN PC Bridge USB/FTDI DDR externe 32M*16 bits ANN Carte développement FPGA 20Mbit/s Débit: Débit: 1Rémi Pallas-LEAD

Accélérateur matériel: -14 bits données entrée -2*6 bits données sortie -2 signaux RS signaux de contrôle -3 horloges Total besoin: 36 IO single ended? Carte Avnet: Extension MXP: 19 I/0s single ended (J1) Extension MXP: 8 I/Os différentielles Header J8 et J6: 2*8 I/0s single ended Total: 35 IO single ended + 8 différentielles

Besoin application -24 bits de données -4 bits de contrôle Besoin total: 28+36=64 Capacité carte Avnet -33 lignes données différentielles -2 lignes d’horloge différentielles Capacité carte (user I/O,SAMTEC): 76