Télécharger la présentation
La présentation est en train de télécharger. S'il vous plaît, attendez
1
UNIVERSITE UNIC Présenté par
Année universitaire: 2015 – COUR DE CIRCUITS INTEGRES PROGRAMMABLES. 18h CM ; 12h TD; 40h TP. Présenté par M. Mazoughou GOEPOGUI Tel: / / Gmail: Site: massaleidamagoe2015.net
2
QUESTIONS DE DISCERNEMENT.
Faire télécom: Choix ou Contrainte? Justifie Que comptez vous faire après les études? C’est quoi la télécommunication? Télécom: Quels sont les débouchés? Pourquoi beaucoup de diplômé au chômage?
3
JUSTIFICATION DU TAUX DE CHÔMAGE.
4
Incompétence. Formation non adaptée au marché de l’emploi. Insuffisance de l’offre d’emploi. Absence de vision à long terme. Immobilisme. Excuses.
5
Responsabilités, compétence, métiers, secteurs d’activité.
DIPLÔME EN TELECOM: Responsabilités, compétence, métiers, secteurs d’activité.
6
RESPONSABILITES (liste non exhaustive) :
Elaboration d’un cahier des charges d’une architecture réseau ou d’une installation de télécommunications ; Audit et optimisation du fonctionnement d’un réseau avec ses équipements d’interconnexion et ses protocoles (normalisés ou non) ;
7
Mise en œuvre et administration d’équipements et de services informatiques ;
Travail en équipe et représentation de son entreprise auprès d’un client ; Connaissance des procédures réglementaires de sécurité.
8
COMPETENCES Un diplômés en R&T doit être capables : D’installer et de faire évoluer des architectures de réseaux informatiques et téléphoniques (pont, commutateur, routeur, autocommutateur, etc.) et de télécoms (câbles, antennes, connecteurs, décodeurs, etc.) ;
9
D’installer et de configurer les logiciels intervenant dans les réseaux informatiques et de télécommunications ; D’administrer des équipements informatiques fonctionnant à l’aide des systèmes d’exploitation usuels et des logiciels d’applications distribuées ; De mettre en place une politique de sécurisation d’un réseau ;
10
De connaître les fondamentaux du droit de l’informatique et de l’Internet.
11
METIERS Administrateur systèmes et réseaux ; Responsable d’exploitation ; Architecte réseau et de systèmes de communications et d’information ; Responsable maintenances logicielle et matérielle pour les réseaux et installations de télécommunications.
12
SECTEURS D’ACTIVITE Sociétés de service et constructeurs d’équipements réseaux ; Opérateurs de télécommunications et fournisseurs d’accès à Internet ; Entreprises et administrations gérant elles-mêmes leurs systèmes d’information et de communication ;
13
Installateurs de téléphonie ;
Sociétés de services et d’ingénierie informatiques (SSII).
14
Débouchées
15
A QUI REVIENT LA RESPONSABLITE DE LA REUSSITE D’UNE FORMATION?
16
Préparer le sol à recevoir la semence.
L’école: créer un bon environnement (espace, l’infrastructure, laboratoires, bibliothèque, etc.); mettre en place une bonne administration; ENSEIGNEMENT AGRICULTURE
17
recruter le personnel de qualité avec une bonne rémunération;
Élaborer un bon programme de formation. Etudiant. Avoir les prérequis. Fertiliser le sol. Ecole. Bien orienter les étudiants.
18
Accompagner la formation (partenariats, stages, visites techniques, etc.
Étudiant. Respecter les principes et règlements (assiduité, ponctualité, discipline, intégrité, etc.) Professeur.
19
Bien orienter les étudiants.
Semer la bonne graine. Professeur. Bien enseigner le cours (CM, TD, TP). Faire la récolte. Étudiant. Appliquer ce que le cours recommande (TD, TP, activités extra-scolaires liées aux cours).
20
Gérer la récolte. Étudiant. Faire de sorte que les cours puissent avoir un impact positif sur sa vie. BILAN Ecole Etudiant Enseignant 25% 50%
21
PRESENTATION DU COURS.
22
Circuits intégrés programmables ou circuits logiques programmables
Circuits intégrés programmables ou circuits logiques programmables. C’est quoi? Un circuit programmable est un assemblage d’opérateurs logiques combinatoires et séquentiels dans lequel la fonction réalisée n’est pas fixée lors de la fabrication, mais est définie par programmation lors de son utilisation (Commentaires: départ, maintenant, perspectives). « quelques exemples d’appareils à base de CIP»
23
Pourquoi ce cours? Par ce qu’on le rencontre partout, même chez moi en TELECOMMUNICATION.
24
Il est en INFORMATIQUE!
25
A L’INDUSTRIE!
26
A L’HOPITALE!
27
Dans L’ARMEE!
28
Dans LE TRANSPORT!
29
Même à la MAISON! Retours sur les questions de discernement
30
OBJECTIFS GÉNÉRAUX. Devenir innovateur en suivant le progrès techniques. Etre compétitif sur le marché de l’emploi Etre à mesure d’assurer la santé économique des entreprises
31
ATTITUDES À DÉVELOPPER
La créativité Une méthode de travail ordonnée La capacité de planification et un sens de l’organisation
32
OBJECTIFS SPÉCIFIQUES.
Connaître les définitions et les concepts de base de la logique programmable. Acquérir les méthodes d’analyse et de synthèse appliquées aux circuits programmable. Acquérir les connaissances de base relatives à la programmation des circuits logiques.
33
Être capable de concevoir des systèmes fonctionnels à base de circuits programmables.
Acquérir les connaissance de base relatives à la sélection critique des circuits intégrés programmables. Être capable d’interpréter les spécifications des fabricants.
34
II. Circuits à architecture programmables.
CONTENU I. Généralité. 1. Définition. 2. Evolution. 3. Classification. 4. Utilisation de circuits numériques. II. Circuits à architecture programmables. PLD. CPLD. FPGA. ASIC.
35
III. Mémoires. Généralité. Mémoire Morte. Mémoire Vive. IV. Microprocesseurs. Introduction. Architecture du microprocesseur.
36
IV. Microcontrôleurs, exemple: PIC16F877A.
Généralité. Architecture interne. Architecture externe. Les microprocesseurs de type PIC. Description générale du PIC16F877A.
37
Paramètre spéciaux de configuration.
L’oscillateur. Les différents types de reset. Les sources d’interruptions. Programmation sur circuit. Programmation basse tension sur circuit.
38
Les ports Entrée / Sortie.
Port A. Port B. Port C. Port D. Port E. Port D en PSP.
39
Module Timer. TMR0 Les sources d’interruption. Convertisseur analogique numérique. Module MSSP. Module USART.
40
CALENDRIER: Cours théorique.
Semaines V.H Contenu 09/11/2015 3h Généralité. 16/11/2015 Circuits à fonctionnement programmable, Mémoires. 23/11/2015 Microprocesseurs. 30/11/2015 Première évaluation. PIC16F877A. Généralité, Description 07/12/2015 PIC16F877A. Paramètres, Ports E/S, Timers, CAN. 14/12/2015 PIC16F877A. Module MSSP 21/12/2015 Deuxième évaluation. Module USART. 01/02/2016 Présentation et défense des projets de cours.
41
CALENDRIER: Cours pratiques.
Semaines V.H Contenu 14/11/2015 3h TP1: Edition de schéma électrique sous ISIS. 21/11/2015 TP2: Edition de circuit imprimé sous ARES. 23/11/2015 TP3: MPLAB: Installation des programmes et première simulation. 28/11/2015 TP4: Algorithme et Langage C: Rappel. 05/12/2015 TP6: Ports E/S utilisation et configuration. 12/12/2015 TP7: Port D en PSP. 19/12/2016 6h TP8: Timer. TP9: CAN. 09/01/2016 TP10: Module MSSP en SPI et en I2C. 16/01/2016 TP12: Module USART synchrone, et asynchrone.
42
PRE-REQUIS. Circuits logiques câblés (portes logiques, multiplexeurs, démultiplexeurs, décodeurs, ALU, bascules, compteurs, registres, etc.). Algorithme, Langage C. Electrotechnique, Electronique, Info de base Câblage sur banc d’essais
43
OUTILS. Un ordinateur. Un appareil de mesure.
44
LES REGLES DU JEU. Vos principes? Être ponctuel (être assisté), éviter des frustrations Repondre aux questions Être claire dans l’explication Finir bien le programme et à temps
45
LES REGLES DU JEU. Vos attentes? Meuilleur comprehénsion Capable de progrmmer Connaitre utilité Suivre l’évolution de la technologie TP
46
LES REGLES DU JEU. Mes attentes? Atteindre mes objectifs.
47
LES REGLES DU JEU. Mes principes? La devise du pays: Evaluation et note non négociables. A l’école, je ne gère pas le social: un absent = un absent ≠ non absent. Je ne veux pas qu’on me parle de notes en dehors de l’école. Quand je dis, je fais; inutile de plaider
48
09/11/2015 (cours 1; reste 6 cours)
I. GENERALITE. 09/11/2015 (cours 1; reste 6 cours)
49
Objectifs. Maitriser la définition d’un circuit programmable. Pouvoir faire la classification des circuits programmables. Connaitre le critère de choix d’une famille de circuits programmables pour une application spécifique. Connaitre les termes anglo-saxonnes liés aux circuits programmables.
50
1.1. Définition d’un circuit programmable.
Un circuit programmable est un assemblage d’opérateurs logiques combinatoires et séquentiels dans lequel la fonction réalisée n’est pas fixée lors de la fabrication. Il contient potentiellement la possibilité de réaliser (par programmation) toute une classe de fonctions, plus ou moins large suivant son architecture.
52
1.2. Evolution. D'abord réalisées avec des circuits SSI (Small Scale Integration), l’étude des circuits logiques se limitait aux circuits logiques câblés (combinatoires et séquentiels) à travers les circuits intégrés des familles TTL ou CMOS. Les expérimentations se limitaient aux fonctions proposées par les fabricants de ces circuits.
53
les fonctions logiques intégrées se sont développées avec la mise au point du transistor MOS dont la facilité d'intégration a permis la réalisation de circuits MSI (Medium Scale Integration) puis LSI (Large Scale Integration) puis VLSI (Very Large Scale Integration).
54
Ces deux dernières générations ont vu l'avènement des microprocesseurs et microcontrôleurs. Bien que ces derniers aient révolutionné l'électronique numérique par la possibilité de réaliser n'importe quelle fonction par programmation d'un composant générique, ils traitent l'information de manière séquentielle (du moins dans les versions classiques), ne répondant pas toujours aux exigences de rapidité.
55
Au début des années 70 sont apparus les premiers composants (en technologie bipolaire) entièrement configurable par programmation. La nouveauté résidait dans le fait qu'il était maintenant possible d'implanter physiquement par simple programmation, au sein du circuit, n'importe quelle fonction logique, et non plus de se contenter de faire réaliser une opération logique par un microprocesseur dont l'architecture est figée.
56
Ces circuits sont: les PLD (Programmables Logics Devices), les CPLD (Complex PLD), les FPGA (Field Pragrammables Gate Array). D'abord dédiés à des fonctions simples en combinatoire (décodage d'adresse par exemple), ces circuits laissent aujourd'hui au concepteur la possibilité d'implanter des composants aussi divers qu'un inverseur et un microprocesseur au sein d'un même boîtier.
57
Parallèlement à ces circuits, on trouve les ASIC (Application Specific Integrated Circuits) qui sont des composants où le concepteur intervient au niveau du dessin de la pastille de silicium en fournissant des masques à un fondeur.
58
Ce domaine de l'électronique est aussi celui qui, certainement, a vu la plus forte évolution technologique ces dernières années : en moins de 15 ans la densité d'intégration a été multipliée par 200 (2000 à portes en 1985 pour à en 2000). en moins de 10 ans la vitesse de fonctionnement a été multipliée par 6 (40MHz en 91 pour 240MHz en 2000).
59
la taille d'un transistor est passée de 1,2μm en 1991 à 0,18μm en 2000.
la tension d'alimentation est passée de 5 V à 1,8 V diminuant ainsi la consommation.
60
1.3. Classification. De nombreuses familles sont apparues depuis les années 70 avec des noms très divers suivant les constructeurs. Une certaine inertie dans l'évolution du vocabulaire a fait que certains circuits technologiquement différents ont le même nom. Le terme même de circuit programmable est ambigu, par exemple, la programmation d'un FPGA ne fait pas appel aux mêmes opérations que celle d'un microprocesseur.
61
Il serait donc plus juste de parler pour les PLD, CPLD, FPGA et ASIC de circuits à architecture programmable et pour les microcontrôleurs et microprocesseurs de circuits à fonctionnement programmable. Les PLD, CPLD et FPGA sont parfois considérés comme des ASIC par certains auteurs. Le tableau ci-après tente une classification possible des circuits numérique.
62
Circuits logiques Circuits à fonctionnement programmable
Circuits logiques câblés Circuits logiques combinatoires Circuits logiques séquentiels Circuits logiques programmables Circuits à fonctionnement programmable Circuits à architecture programmable Circuits à faible temps de développement Circuits à temps de développement important Porte logique, décodeur, multiplexeur, etc. Bascule, compteur, registre ASIC Microprocesseur, microcontrôleur PLD, CPLD, FPGA
63
1.4. Utilisation des circuits numériques.
Les fonctions standard sont utilisées pour les applications moins complexes. Les microprocesseurs, désormais d’usage courant, sont omniprésents dans les applications industrielles.
64
Dans des applications trop complexes pour être raisonnablement traitées en logique câblée traditionnelle, et trop rapides pour avoir une solution à base de microprocesseurs, on utilise des séquenceurs micro programmés (PLD, CPLD, FPGA). Quand les volumes de production importants le justifient, les circuits intégrés spécifiques (ASIC) offrent une alternative aux cartes câblées classiques.
65
Questions. Définition d’un circuit programmable? Classification des circuits programmables? Critère de choix d’une famille de circuits programmables pour une application spécifique? Signification PLD, CPLD, FPGA, ASIC, SSI, MSI, LSI, VLSI.
66
II. CIRCUITS A ARCHITECTURE PROGRAMMABLES.
(Lundi 16/11/2015 « cours 2; reste 5 cours »)
67
Objectifs. Maitriser la signification des termes PLD, CPLD, FPGA, ASIC. Pouvoir faire la différence entre ces circuit ainsi que la classification des PLD.
68
III.1. PLD. III.1.1. Structure. Un circuit logique programmable (en anglais Programmable Logic Device ou PLD) est un dispositif qui peut être configuré par l'utilisateur pour réaliser une fonction logique quelconque. La plupart des PLD sont constitués de deux réseaux de portes logiques, un réseau AND suivi d'un
69
réseau OR. Les équations des fonctions programmées sont écrites sous la forme minterme ou somme de produits.
70
Cette structure interne nous permet pour l’instant de traiter que les équations logiques combinatoires. Pour les équations séquentielles, il faut insérer une bascule et un rebouclage de la sortie vers les entrées.
71
III.1.2. Convention de notation.
La structure des PLD étant très différente de celle des portes TTL ordinaires, de nouvelles notations logiques ont été développées comme illustrées ci-dessous.
72
Une porte AND est appelée une ligne de produits
Une porte AND est appelée une ligne de produits. Les lignes verticales sont les entrées du PLD. Les "X" représentent des fusibles. Les fusibles relient les entrées du PLD aux entrées de la porte AND. Lors de la programmation d'un PLD un fusible indésirable est ouvert et le "X" disparaît.
73
III.1.3. Symbolisation normalisée.
74
III.1.4. Classification des PLD.
Nous pouvons citer deux types de base de PLD : les PAL, les PLA. Un GAL (Generic Array Logic) est un PAL effaçable électriquement. III PLA (Programmable Logic Array). Les deux réseaux AND et OR sont programmable.
75
III.1.4.2. PAL –(Programmable Array Logic).
Le réseau AND est programmable et le réseau OR est fixe.
77
III.2. CPLD. Les circuits PLD étudiés jusqu'à maintenant sont connus comme SPLD (Simple Programmable Logic Devices), pour les différencier des circuits plus complexes: les CPLD (Complex Programmable Logic Devices). Les CPLD sont composés d'un certain nombre de SPLD qui partagent une matrice d'interconnexion programmable commune. En plus de la configuration des différents SPLD, il est donc également possible de configurer les interconnexions entre les blocs.
78
Le nombres de portes peut varier entre 100 et portes logiques et entre 16 et 1000 bascules voir plus.
80
III.2. FPGA (Field Programmable Gate Array).
Ce circuit programmable est composé d’un réseau de petits blocs logiques, de cellules d’entrée-sortie et de ressources d’interconnexion totalement flexibles.
83
III.4. ASIC (Application Specific Integrated Circuit).
Si les composants précédents pouvaient être développés avec un simple ordinateur, ceux que nous abordons maintenant nécessitent l'intervention d'un fondeur qui produira le circuit demandé à partir des masques fournis par son client. Ici encore, le terme programmable n'est pas des plus judicieux, les connexions entre les éléments étant dessinées sur les masques.
84
Les temps et coûts de productions sont importants
Les temps et coûts de productions sont importants. On distingue trois types d'ASIC classés par ordre croissant de configurabilité. Les ASIC prédiffusés (gate arrays). Ils contiennent une nébuleuse de transistors ou de portes à interconnecter avec les problèmes de routage et de délais que cela comporte. Les ASIC précactérisés (standard cell). On utilise cette fois des bibliothèques de cellules standards à placer sur le
85
semi-conducteur Les AISC "fulls customs". Ils sont entièrement définissables par le client. Ces circuits conduisent à la réalisation de tous les composants VLSI comme les microprocesseurs.
86
Questions. Définition PLD, CPLD, FPGA, ASIC? Classification des PLD?
87
((Lundi 16/11/2015 « cours 2; reste 5 cours »))
III. MEMOIRES. ((Lundi 16/11/2015 « cours 2; reste 5 cours »))
88
Objectifs. Maitriser la définition d’une mémoire. Pouvoir faire la classification des mémoire. Connaitre le critère de choix d’une mémoire pour une application spécifique. Connaitre les termes anglo-saxonnes liés aux mémoires. Avoir une idée sur le brochage, l’architecture, la structure interne, la méthode de calcul de la capacité d’une mémoire.
89
II.1. Généralité. Définition. Une mémoire est un circuit capable de stocker des informations, de les conserver et de les restituer à temps voulu. Les circuits logiques programmables ont hérité directement des mémoires pour ce qui concerne les aspects technologiques. Leurs architectures internes sont, en revanche, très différentes.
90
Il n’est donc pas surprenant que le premier fabriquant de circuits programmables ait été un fabriquant de mémoires (MMI, monolithic memories inc.). Indépendamment de sa structure interne et des détails de la technologie concernée, une mémoire est caractérisée par son mode de programmation et sa faculté de retenir l’information quand l’alimentation est interrompue.
91
PROM: Programmable ROM. EPROM: Erasable PROM.
Mémoires Mémoires mortes Mémoires vives ROM: Read Only Memory PROM: Programmable ROM. EPROM: Erasable PROM. EEPROM: Electrically EPROM RAM statique: Randum Acces Memory RAM dynamique:
92
Les catégories de mémoires qui ont donné naissance aux circuits programmables sont :
Les mémoires mortes. Ce sont des mémoires qui peuvent stocker les informations de façon définitive, même après coupure de l’alimentation. Ce sont: Les mémoires de type ROM (Read Only Memory) sont des mémoire à lecture unique. Elles sont programmée depuis la fabrication une fois pour tout bon.
93
Les mémoires de type PROM (Programmable ROM) sont des RMO programmables par l’utilisateur une seule fois au moyen d’un appareil spécial, le programmateur. Les mémoires de type EPROM (Erasable PROM) sont des PROM reprogrammables par l’utilisateur au moyen d’un programmateur. Elles sont effaçables par une exposition aux rayons ultraviolets et reprogrammables après avoir été effacées.
94
Les mémoires de type EEPROM (Electricaly EPROM), ou FLASH, sont effaçables et reprogrammables électriquement. Les mémoires vives ou RAM (Random Access Memory). Ce sont des mémoires à accès (en écriture et en lecture) aléatoire pour lesquels le contenu se perd suite à une rupture de l’alimentation. Il existe deux types, à savoir:
95
Les RAM statiques ou SRAM. Elles sont constituées à base de registres.
Les RAM dynamiques ou DRAM qui sont constituées à base de transistors MOS. Les RAM sont utilisées dans certains circuits programmables complexes pour conserver la configuration (qui définit la fonction réalisée) du circuit.
96
II.1.1. Fonctionnement d’une mémoire électronique.
Du point de vue fonctionnement, il existe deux grandes familles de mémoires: les mémoires à accès parallèle et Les mémoires à accès sériel.
98
Dans les mémoires sérielles il existe plusieurs protocoles de communication, les plus répandus étant I2C (Inter Integreted Circuit), SPI (Serial Port Interface), Microwire, USB (Universal Serial Bus). Le tableau comparatif des deux types de mémoire est donné ci-dessous.
100
II.1.2. Architecture des mémoires.
Quel que soit le type de mémoire, elle est constituée de plusieurs cellules. Ces cellules sont organisées en matrice XY. Une cellule est une case mémoire repérée par son numéro de ligne et son numéro de colonne qui constituent ce qu'on appelle l'adresse de la cellule. L'exemple de la figure ci-dessous illustre l'exemple d'une mémoire 16 bits, organisée en 4 lignes et 4 colonnes.
102
En utilisant des décodeurs, on a besoin de deux bits d'adresse (A1 et A0) pour sélectionner une ligne, et de deux bits d'adresse (A3 A2) pour sélectionner une colonne, soit une adresse globale de 4 bits. Donc en général pour une mémoire de capacité N bits, il faut n bits d'adresses tels que N=2n.
103
Organisation par mot. Dans la structure donnée ci haut, on ne peut adresser qu’un bit à la fois. Dans la pratique, on désire souvent adresser des groupes de bits, appelés mots, comme des octets par exemple. Pour faciliter le dessin, la figure suivante montre une mémoire de 16 mots de 4 bits chacun. Elle est obtenue par association de 4 matrices de 16 bits.
105
Toutes les matrices reçoivent la même adresse ligne et colonne
Toutes les matrices reçoivent la même adresse ligne et colonne. Quand on écrit un mot, chaque bit est stocké dans une matrice. Les circuits de lecture écriture ne sont pas représentés. Ainsi, pour éviter toute confusion lors de la détermination de la taille d'une mémoire, il faut retenir que : Le nombre de bits du BUS DE DONNEES détermine la TAILLE DES MOTS que l'on peut mémoriser dans la mémoire.
106
Le nombre de bits du BUS D'ADRESSE détermine la CAPACITE, c'est à dire le NOMBRE DE MOTS que la mémoire peut stocker.
107
Nombre de bits d’adresse
Le calcule de la capacité d’une mémoire en fonction du nombre de bits d’addresse est donné dans le tableau ci-dessous. Nombre de bits d’adresse Capacité 10 210 1ko 30 230 1Go 40 240 1To
108
II.2. Cellule d'une mémoire ROM.
Il s'agit essentiellement de présence ou d'absence d'une connexion entre une ligne et une colonne. Cette connexion peut être une métallisation (court-circuit), une diode ou un transistor MOS. Pour lire le contenu de la cellule (i,j), on met la colonne j à 0 et on lit la sortie D sur la ligne i. S’il y a présence de connexion ⇒ D = 0. S’il y a absence de connexion ⇒ D = 1.
110
En technologie MOS, le point de connexion est un transistor MOS avec ou sans grille selon que l’on désire mémoriser un 0 ou un 1. Pour lire le contenu de la cellule (i,j), on met la ligne i à 1 et on lit la sortie D sur la colonne j. Si c’est un MOS avec grille, il conduit ⇒ Dj = 0. Si c’est un MOS sans grille, il ne conduit pas ⇒ D = 1.
112
Exemple structure d’une mémoire morte
Exemple structure d’une mémoire morte. Un décodeur 2 vers 4 (le 74139) avec sorties actives à l'état bas permet de sélectionner une ligne parmi 4.
114
Après programmation, c'est à dire après destruction de certaines connexions, on peut obtenir le schéma suivant.
115
Grâce à la résistance de tirage, une ligne de sortie vaut 1 en l'absence de diode (liaison détruite) entre elle et le fil d'adresse sélectionnée. Si par contre, une diode est présente, elle ramène le potentiel de la ligne de sortie à 0. Le contenu de cette mémoire 20 bits est alors :
117
II.2. Cellule d'une mémoire EEPROM.
Les EEPROM utilisent une technologie semblable au ROM avec la propriété d'être effaçable électriquement. En fait, on peut réécrire dans la mémoire avec une impulsion électrique sans être obligé de l'effacer. Cette fois ci les diodes sont remplacées par des transistors MOS.
119
II.6. Mémoire flash. Les mémoires flash sont des EEPROM à accès rapide. L'accès en lecture est comparable à celui des RAM (<= 100ns). L'accès en écriture est plus long (<= 10μs). Elles rassemblent les avantages des mémoires ROM, des RAM ainsi que des disques durs.
121
II.7. Mémoire vive ou RAM. On distingue les RAM statiques et les RAM dynamiques : Le taux d'intégration des RAM statique est assez faible et leur prix de revient (au Mbits) reste relativement élevé, par contre, leur temps d'accès est faible. Elles sont utilisées dans les mémoires caches.
122
Le taux d'intégration des RAM dynamique est élevé et leur prix de revient (au Mbits) est plus faible mais leur temps d'accès est assez élevé. Elles sont utilisées dans la mémoire centrale. II.7.1. Cellule d’une RAM statique. Dans les RAM statiques, l'information est stockée dans une bascule comme le montre la figure ci dessous.
125
Le schéma de la figure suivante illustre l'exemple d'une RAM statique 16 bits organisée en matrice 4x4.
127
II.7.2. Cellule d’une RAM dynamique.
L'information est stockée entre la grille et le substrat d'un transistor MOS. Le "1" logique correspond à la grille chargée et le "0" logique correspond à la grille déchargée.
129
II.8. Mémoire FIFO ou file. Ce sont des mémoires sérielles organisées de sorte que l'accès se fait d'une façon séquentielle dite premier entré, premier sorti (FIFO : First In First Out). Une mémoire FIFO fonctionne comme une file devant un guichet, le premier qui se place dans la file sera le premier qui arrive au guichet donc le premier servi. L'ordre chronologique d'entrée est respecté en sortie.
130
II.9. Mémoire LIFO ou pile. Ce sont des mémoires sérielles organisées de sorte que l'accès se fait d'une façon séquentielle dite dernier entré, premier sorti (LIFO : Last In First Out). Un mémoire LIFO fonctionne comme une pile d'assiettes, la dernière assiette posée sur le dessus de la pile sera la première à en être retirée.
131
Questions. Définition d’une mémoire? Caractéristiques d’une mémoire? Classification des mémoire selon le mode de programmation, la faculté de retenir l’information après coupure du courant, le mode d’accès? Brochage et architecture d’une mémoire? Comparaison entre les différents types de mémoire? Structure interne des différents types de mémoire?
132
(Lundi 23/11/2015 « cours 3; reste 4 cours »)
IV. MICROPROCESSEURS. (Lundi 23/11/2015 « cours 3; reste 4 cours »)
133
Objectifs. Maitriser les définitions des termes se rapportant à un CPU. Connaître les critères de performance d’un CPU. Connaître l’architecture d’un CPU ainsi que le rôle de chaque élément le constituant.
134
IV.1. Définition. Le microprocesseur, noté aussi M.P.U. (Microprocessor unit) ou encore C.P.U. (Central Processing Unit) est un circuit intégré complexe appartenant à la famille des VLSI (Very large scale intégration) capable d'effectuer séquentiellement et automatiquement des suites d'opérations élémentaires. Il remplit deux fonctions essentielles :
135
Le traitement des données. On parle d'unité de traitement
Le traitement des données. On parle d'unité de traitement. Cette fonction est dédiée à l'Unité Arithmétique et Logique. Elle concerne la manipulation des données sous formes de transfert, d’opérations arithmétiques, d’opérations logiques.... Le contrôle du système. Cette fonction se traduit par des opérations de décodage et d'exécution des ordres exprimés sous forme d'instruction.
136
IV.2. Historique. Le microprocesseur est l'aboutissement de progrès technologiques tant dans les domaines mécanique, informatique et électronique. Quelques dates : 1690 : Pascal invente la machine à calculer entièrement mécanique (addition et soustraction). 1800 : Jacquart invente le métier à tisser avec cartes perforées.
137
1810 : Invention de l'orgue de barbarie (succession de cartes perforées).
1940 : Premier ordinateur à relais mécaniques (Navy). 1946 : Premier ordinateur à tubes à vide (1800). (grande dissipation : 150kw, problème de rendement et de fiabilité). 1948 : Progrès de la physique quantique avec découverte de l'effet transistor. 1950 : Réalisation des premières mémoires à ferrites.
138
1958 : Développement du premier circuit intégré (4 à 5 tr/puce).
1964 : Ordinateur à transistors (à base de circuits TTL : 50 transistors dans une puce). 1970 : Premiers circuits L.S.I.- naissance du premier microprocesseur 4 bits avec 1000 transistors sur une puce. 1975 : Naissance du microprocesseur Motorola 6800 (8 bits).
139
1980 : Apparition du microprocesseur 16 bits avec 50000 transistors sur la puce.
1984 : Apparition du microprocesseur 32 bits avec un million de transistor sur la puce. 1994 : Apparition du Pentium avec 3,5 millions de transistors.
141
C'est en 1971 que le premier microprocesseur (4 bits) est sorti des laboratoires d'Intel. Sept ans plus tard, l'arrivée du 8088 multiplie déjà la puissance de calcul par 200. Cette date correspond à la naissance des véritables micro-ordinateurs. Arrivent ensuite les microprocesseurs et (16 bits) avec les Macintosh et le PC que nous connaissons.
142
Ils ont introduit l'image et le son.
Tout n'est plus qu'une question de course à la puissance de calcul. Chaque bond technologique apporte son innovation. Aujourd'hui, le multimédia puis le 3D et le temps réel. Demain, le monde virtuel !
143
IV.3. Performance d'un microprocesseur.
Intrinsèquement la performance se joue donc sur les trois critères suivants: La longueur des mots : données et instructions (on parle de largeur du bus des données). Le nombre d'octets que le microprocesseur peut adresser (on parle de largeur du bus des adresses). La vitesse d'exécution des instructions liée à la fréquence de fonctionnement de l'horloge de synchronisation.
144
IV.4.1. Architecture interne.
Un microprocesseur est construit autour de deux éléments principaux : Une unité de traitement. Une unité de commande.
146
IV L’unité de commande. Elle permet de séquencer le déroulement des instructions. Elle effectue la recherche en mémoire de l'instruction, le décodage de l’instruction codée sous forme binaire. Enfin elle pilote l’exécution de l’instruction.
148
Le compteur de programme (PC: Programme Counter ou compteur ordinal : CO) comporte un registre qui contient l’adresse de la prochaine instruction à exécuter. Le registre d'instruction contient les instructions à exécuter. Le décodeur d'instruction décode les instructions.
149
Le bloc logique de commande (ou séquenceur) organise l'exécution des instructions au rythme d’une horloge. Il élabore tous les signaux de synchronisation internes ou externes (bus de commande) du microprocesseur en fonction de l’instruction qu’il a à exécuter.
150
Le registre d’adresse sert d’interface entre le bus des données internes et le bus d’adresse. Son contenu pointe la zone mémoire utile au microprocesseur.
151
IV.4.1.2. L’unité de traitement.
Elle regroupe les circuits qui assurent les traitements nécessaires à l'exécution des instructions (accumulateurs, unité arithmétique et logique, registre d’état).
153
Les accumulateurs sont des registres de travail qui servent à stocker un opérande au début d'une opération arithmétique et le résultat à la fin de l'opération.
154
L’Unité Arithmétique et Logique (UAL), ou ALU (Arithmetic and Logic Unit) assure les fonctions logiques (ET, OU, Comparaison, Décalage, etc…) ou arithmétique (Addition, soustraction…). Toute instruction qui modifie une donnée fait toujours appel à l’ALU.
155
Le registre d'état est un registre pour lequel chacun de ses bits est un indicateur dont l'état dépend du résultat de la dernière opération effectuée par l’UAL. On les appelle indicateur d’état ou flag ou drapeaux. Dans un programme, le résultat du test de leur état conditionne souvent le déroulement de la suite du programme.
158
Architecture des systèmes à base de micro-processeur.
159
Le jeu d'Instructions. Le programme que doit exécuter un microprocesseur est une succession d'instructions ordonnées (chaque instruction pouvant prend plusieurs octets) qui se trouve rangé dans une zone mémoire, généralement à des adresses successives.
160
Actuellement l’architecture des microprocesseurs se composent de deux grandes familles:
L’architecture CISC (Complex Instruction Set Computer). Ce type de microprocesseur possède un nombre important d’instructions. Chacune d’elles s’exécute en plusieurs périodes d’horloges.
161
L’architecture RISC (Reduced Instruction Set Computer)
L’architecture RISC (Reduced Instruction Set Computer). Ces microprocesseurs possèdent un nombre réduit d’instructions. Chacune d’elles s’exécute en une période d’horloge.
163
Les interruptions. Une interruption est une rupture de séquence asynchrone, c’est-à-dire non synchronisée avec le déroulement normal du programme. C’est un sous-programme particulier, déclenché par l’apparition d’un événement spécifique. Voici donc comment cela fonctionne :
164
Le programme se déroule normalement.
L’événement survient. Le programme achève l’instruction en cours de traitement. Le programme saute à l’adresse de traitement de l’interruption. Le programme traite l’interruption. Le programme saute à l’instruction qui suit la dernière exécutée dans le programme principal.
165
Il va bien sûr de soi que n’importe quel événement ne peut pas déclencher une interruption. Il faut que 2 conditions principales soient remplies : L’événement en question doit figurer dans la liste des événements susceptibles de provoquer une interruption pour le processeur sur lequel on travaille. L’utilisateur doit avoir autorisé l’interruption, c’est à dire doit avoir signalé que l’événement en question devait générer une interruption.
166
Questions. Définition, principales fonction et performance d’un CPU? Architecture interne et externe d’un CPU? Instruction: définition, architectures? Interruption: définition, fonctionnement, condition d’exécution.
167
(Lundi 30/12 « reste 14 cours »)
V. MICROCONTROLLEURS. (Lundi 30/12 « reste 14 cours »)
168
V.1. Généralité. Définition. Le microcontrôleur est un circuit renfermant, dans un seul boîtier, tous les éléments nécessaire à la mise en œuvre d’un système de traitement automatique d’information.
169
Architecture interne.
170
Architecture externe.
171
Les différentes familles de PIC.
Il existe trois familles de PIC : La famille Base-Line pour laquelle les instructions sont codées sur 12 bits. La famille Mid-Range pour laquelle les instructions sont codées sur 14 bits. La famille High-End pour laquelle les instructions sont codées sur 16 bits.
172
Identification d’un PIC.
Un PIC est identifié par un numéro de la forme suivant : PICxx(L)XXyy –zz. xx : Famille du composant 12 pour Base-Line, 16 pour Mid-Range, 18 pour High-End). L : Tolérance plus importante de la plage de tension.
173
XX : Type de mémoire de programme.
C : EPROM ou EEPROM ; CR: PROM ; F : flash). yy : Identification. zz: Vitesse maximale du quartz.
174
V.2. Description générale du PIC16F877A.
178
V.3. Paramètres spéciaux de configuration.
a) L’oscillateur. Le PIC16F877A peut fonctionner suivant quatre modes : Le mode LP (Low Power Crystal) : Oscillateur à quartz faible consommation. Le mode XT (Crystal/Resonator) : Oscillateur à quartz. Le mode HS (High Speed Crystal/Resonator): Oscillateur à quartz de haute fréquence.
179
Le mode RC (Resistor/Capacitor): Oscillateur RC.
Avec l'oscillateur à Quartz, on peut avoir des fréquences allant jusqu'à 20 MHz selon le type de µC. Le filtre passe bas (Rs, C1, C2) limite les harmoniques dus à l’écrêtage et réduit l’amplitude de l’oscillation, il n'est pas obligatoire. Le schéma correspondant au mode oscillateur à quartz est donné à la figure suivante.
181
Les valeurs remarquables des composants conseillées par le fabricant pour la mise en œuvre de l’oscillateur sont données ci-dessous.
184
Il est aussi possible de faire tourner le microcontrôleur avec un oscillateur externe, comme indiqué à la figure suivante.
185
Avec un oscillateur RC, la fréquence de l'oscillation est fixée par Vdd, Rext et Cext. Elle peut varier légèrement d'un circuit à l'autre. Le schéma correspondant au mode oscillateur RC est donné à la figure suivante. Dans ce mode, la précision est faible en plus la fréquence n’est pas stable.
187
Quelque soit l'oscillateur utilisé, l'horloge système dite aussi horloge instruction est obtenue en divisant la fréquence par 4. Dans la suite de ce document on utilisera le terme Fosc/4 pour désigner l'horloge système. Avec un quartz de 4 MHz, on obtient une horloge instruction de 1 MHz, soit 1µs le temps pour exécuter une instruction.
188
b) Les différents types de Reset (réinitialisation).
Le PIC16F877A peut être réinitialisé selon six sources de reset. Power On Reset (POR). Réinitialise à la mise sous tension. 𝑀𝐶𝐿𝑅 (Master clear) reset during normal operation. Réinitialisation principale qui peut survenir lorsque le composant est en fonctionnement normal. 𝑀𝐶𝐿𝑅 (Master clear) reset during sleep mode. Réinitialisation principale qui peut survenir lorsque le composant est en veille.
189
WDT (Watch Dog Timer) reset during normal mode
WDT (Watch Dog Timer) reset during normal mode. Réinitialisation provoquée par le chien de garde en mode normal. WDT (Watch Dog Timer) wake-up during sleep mode. Réinitialisation provoquant la sortie de veille. Brown out Reset (BOR). Réinitialisation lorsque la tension tombe sous une valeur critique pendant le fonctionnement.
190
Le schéma descriptif de ces différents types de reset est donné ci-dessous.
192
c) Programmation sur circuit.
Le PIC16F877A peut être programmé directement sur le circuit d’application finale, sans avoir besoin de programmateur spécial. Cela est possible à l’aide : De la ligne d’horloge PGC. De la ligne de donnée PGD. De la ligne de masse GND De la ligne d’alimentation Vdd De la ligne de programmation Vpp. Vpp ≈ 13V.
194
d) Programmation basse tension sur circuit.
La programmation basse tension est configurée à l’aide du bit LVP (Low Voltage Programming). Cette mode permet au microcontrôleur d’être programmé à partir d’une faible tension (environ Vdd). Dans cette configuration, la broche PGM est utilisée pour recevoir le signl d’horloge. Pendant la programmation, la tension Vdd est appliquée sur la broche 𝑀𝐶𝐿𝑅 .
195
e) Le watchdog. Le watchdog, ou chien de garde est un mécanisme de protection de votre programme. Il sert à surveiller si celui-ci s’exécute toujours dans l’espace et dans le temps que vous lui avez attribués. La mise en service ou l’arrêt du watchdog se décide au moment de la programmation de votre PIC. Si « _WDT_OFF » est précisé, le watchdog ne sera pas en service. Si au contraire vous précisez « _WDT_ON », le watchdog sera actif.
196
f) Le mode Sleep. Le mode « sleep » ou « power down » est un mode particulier dans lequel vous pouvez placer votre PIC grâce à l’instruction « sleep ». Une fois dans ce mode, le PIC est placé en sommeil et cesse d’exécuter son programme.
197
V.4. Les ports E/S. Le PIC16F877A dispose de cinq ports bidirectionnels d’E/S (port A à port E). Certaines broches de ces ports sont multiplexées avec d’autres fonctions de périphériques internes (comparateur et référence de tension par exemple). Chaque borne du port a donc plusieurs rôles qui doivent être définis par des registres de configuration associés.
198
V.4.1. Le port A. Le tableau ci-dessous décrit les différentes fonctions multiplexées sur le port A.
199
RA0 à RA5 : Entrée / Sortie numérique.
AN0 à AN3 : Entrées analogiques. Vref : Tension de référence, on la fixe par programmation. T0CKI : Timer Clock In ; entrée d’horloge du TMR0. 𝑆𝑆 : Entrée de sélection esclave pour la communication série synchrone.
200
Les registres associés à la gestion du port A sont données dans le tableau ci-dessous.
201
b) Registre TRISA. Ce registre permet de définir si la patte considérée fonctionne en entrée ou en sortie. Un «1» dans un bit du registre TRISA configure la broche correspondante en entrée. Un «0» dans un bit de ce registre configure la broche correspondante entrée sortie.
202
V.4.2. Le port B. Le tableau ci-dessous décrit les différentes fonctions multiplexées sur le port B.
204
RB0 à RB7 : Entrée / Sortie numérique.
INT : Entrée d’interruption externe. PGM : Broche de programmation en mode LVP. PGC : Entrée d’horloge en mode programmation. PGD : Entrée de donnée en mode programmation.
205
Les registres associés à la gestion du port B sont données dans le tableau ci-dessous.
206
V.4.3. Le port C. Le tableau ci-dessous décrit les différentes fonctions multiplexées sur le port C.
208
RC0 à RC7 : Entrée / Sortie numérique.
T1OSO : Timer 1 Oscillateur Out ; sortie de l’oscillateur du TMR1. T1OSI : Timer 1 Oscillateur In ; entrée de l’oscillateur du TMR1. T1CKI : Timer 1 Clock Int ; entrée d’horloge du Timer 1. CCP2 : Capture 2 input / Capture 2 output / PWM 2 output.
209
SCK/SCL: Horloge en mode SPI/I2C.
SDI/SDA : Entrée ou sortie de donnée en mode SPI/ I2C. SDO : Sortie de donnée en mode SSP (Synchronous Serial Port). TX/RX : Transmission/Réception en mode USART asynchrone. CK/DT : Horloge/Entrée-Sortie de donnée en mode USART synchrone.
210
Les registres associés à la gestion du port C sont données dans le tableau ci-dessous.
211
V.4.4. Le port D. Le tableau ci-dessous décrit les différentes fonctions multiplexées sur le port D.
212
PSP0-PSP7 : Port esclave parallèle.
Les registres associés à la gestion du port D sont données dans le tableau ci-dessous.
213
V.4.5. Le port E. Le tableau ci-dessous décrit les différentes fonctions multiplexées sur le port E.
215
𝑅𝐷 : Configuration du port D en lecture
𝑅𝐷 : Configuration du port D en lecture. A 1 Les contenus du registre PORTD sont disponibles sur les broches du port D. 𝑊𝑅 : Configuration du port D en écriture. A 1 Les valeurs des broches du port D sont stockées dans le registre PORTD. 𝐶𝑆 : Contrôle de la sélection du composant en mode PSP. A 0 le composant est sélectionné.
216
Les registres associés à la gestion du port D sont données dans le tableau ci-dessous.
217
Description du registre TRISE.
218
COMMANDE D’UN AFFICHEUR LCD.
219
Schéma fonctionnel.
220
Rôle des différentes broches de l’afficheur LCD.
VCC : alimentation de l’afficheur LCD (5V). Vss : masse (0V). VEE : contraste; entrée permettant de régler le contraste de l’afficheur LCD. On peut appliquer une tension continue réglable (entre 0V « contraste max » et 5V « contraste min ») à l’aide d’un potentiomètre. Vled : différence de potentiel permettant de commander le système de rétro éclairage.
221
E : entrée de validation (ENABLE), elle permet de valider les données sur un front descendant. Lorsque E=0 alors le bus de données est à l’état haute impédance. RS : Register Select cette entrée permet d’indiquer à l’afficheur si l’on souhaite réaliser une commande (RS=0) par des instructions spécifiques ou écrire une donnée (envoie du code du caractère à afficher) sur le bus (RS=1).
222
R/W : entrée de lecture (R/W=1) et d’écriture (R/W=0).
D7…D0 : bus de données bi-directionnel, il permet de transférer les instructions ou les données à l’afficheur LCD.
223
Mise en œuvre matérielle d’un afficheur LCD.
En fonction du mode de commande choisis de l’afficheur LCD la mise en œuvre matérielle sera différente. Il existe deux modes de commande d’un afficheur LCD : commande en 4 bits, commande en 8 bits.
224
Mise en œuvre matérielle pour la commande en 4 bits.
225
Mise en œuvre matérielle pour la commande en 8 bits.
226
Mise en œuvre logicielle d’un afficheur LCD.
227
Initialisation de l’afficheur.
attendre la stabilisation de la tension (10 à 20ms). indiquer à l’afficheur que vous souhaitez envoyer une instruction (RS = 0). Attendre un instant. Mettre le bit de validation a 1, pour valider la commande.
228
Attendre un instant. Configurer le mode de commande de l’afficheur (8 bits ou 4 bits). Valider l’instruction envoyée (E = 0). Ramener le bit de validation à 1.
229
Attendre un instant. Activer la visibilité de l’afficheur. Valider l’instruction envoyée (E = 0). Ramener le bit de validation à 1.
230
Attendre un instant. Effacer l’écran. Valider l’instruction envoyée (E = 0). Ramener le bit de validation à 1.
231
Attendre un instant. Activer le décalage de l’afficheur. Valider l’instruction envoyée (E = 0).
232
Fonctions intervenant dans la commande d’un afficheur LCD
233
Positionner le curseur.
void Position_Cpteur(char Colonne, char Ligne) { if(Ligne == 1) Ecrit_Commande(0x80 + Colonne); if(Ligne == 2) Ecrit_Commande(0xC0 + Colonne); }
234
Ecrire un caractère. void EcritCar (char Caractere) {
Port_Donnee = Caractere; RS = 1; nop(); E = 1; E = 0; RS = 0 ; Attend_us(10000); }
235
Ecrire une commande. void Ecrit_Commande(char Valeur) {
Port_Donnee = Valeur; E = 1; nop(); E = 0; Attend_us(10000); }
236
Effacer une ligne. void Efface_Ligne(char Ligne) {
char Nbr_Caract = 0; Position_Cpteur(0, Ligne); while(Nbr_Caract != 16) EcritCar(0x20); Nbr_Caract++; }
237
Afficher une chaîne de caractère.
void Mazoughou_Affiche(const char* PtrCarMsg) { while (*PtrCarMsg != 0) EcritCar(*PtrCarMsg); PtrCarMsg ++; }
238
Ecrire un caractère en un point donné.
void Mazoughou_Aff_Cord(char Caractere, char Colonne, char Ligne) { Position_Cpteur(Colonne, Ligne); EcritCar (Caractere); }
239
Le TIMER 0
240
V.5. Le module TMR0. Les registres associés à la gestion du module TMR0 sont donnés dans le tableau ci-dessous.
241
V.5.1. Les différents modes de fonctionnement.
Le timer 0 est en fait un compteur. Il y a deux possibilités : En premier lieu, il peut compter les impulsions reçues sur la pin RA4/TOKI. Nous dirons dans ce cas que nous sommes en mode compteur. Il peut aussi décider de compter les cycles d’horloge du PIC lui-même. Dans ce cas, comme l’horloge est fixe, nous compterons donc en réalité du temps. Donc, nous serons en mode « timer ».
242
La sélection de l’un ou l’autre de ces deux modes de fonctionnement s’effectue par le registre OPTION_REG.
244
G1
245
Les sources d’interruption.
246
Définition. L’interruption est une RUPTURE DE SEQUENCE ASYNCHRONE, c'est-à-dire non synchronisée avec le déroulement normal du programme. Par opposition avec les ruptures de séquences synchrones, provoquées par le programme lui-même (goto, break…).
247
Nous pouvons dire, sans nous tromper de beaucoup, qu’une routine d’interruption est un sous-programme particulier, déclenché par l’apparition d’un événement spécifique. Il va bien sûr de soi que n’importe quel événement ne peut pas déclencher une interruption. Il faut que 2 conditions principales soient remplies :
248
L’événement en question doit figurer dans la liste des événements susceptibles de provoquer une interruption pour le processeur sur lequel on travaille. L’utilisateur doit avoir autorisé l’interruption, c’est à dire doit avoir signalé que l’événement en question devait générer une interruption.
249
Les sources d’interruptions.
250
Les registres de contrôle des interruptions.
a) Le registre INTCON.
251
b) Les registres PIE1, PIR1, PIE2, PIR2.
252
Mise en service des interruptions.
La gestion des interruptions passe par 3 opérations: déclaration du fichier utile à la gestion des interruptions; configuration des interruptions; écriture de l'interruption;
253
La déclaration du fichier utile à la gestion des interruptions est indispensable pour utiliser les instructions de sauvegarde des registres important au moment de l'interruption. Elle passe par l'écriture de la ligne ci-dessous à placer en début de fichier : #include "int16CXX.h"
254
La configuration des interruptions se fait à l'aide de bits des registres INTCON (INTerrupt CONfiguration) et OPTION, le plus souvent au début de la fonction main. L'écriture de l'interruption se fait selon le besoin.
255
La structure prend ainsi la forme suivante :
#pragma origin 4 interrupt nom_de_l'interruption(void) { int_save_registers Corps de l'interruption int_restore_registers }
256
#progma origin 4 indique au compilateur d'écrire à partir de l'adresse 4.
interrupt nom_de_l'interruption(void) indique que cette fonction est une interruption et lui donne un nom. int_save_register est une instruction qui sauvegarde l'état des registres importants. int_restore_registers est une instruction qui restitue l'état des registres importants.
257
G3
258
G2 G3
259
G4
260
0mooaunm4.ozhae@ggug TELECOM B Identifiant de l'évaluation:
Date d'évaluation: Durée de l'évaluation: 05:10 à 06:10 08:30 à 09:05
261
uz4gh.enm2aog@uomgoa TELECOM A Identifiant de l'évaluation:
Date d'évaluation: Durée de l'évaluation: 05:10 à 06:10 11:30 à 12:05
262
#progma origin 4 indique au compilateur d'écrire à partir de l'adresse 4.
interrupt nom_de_l'interruption(void) indique que cette fonction est une interruption et lui donne un nom. int_save_register est une instruction qui sauvegarde l'état des registres importants. int_restore_registers est une instruction qui restitue l'état des registres importants.
264
Convertisseur analogique numérique (CAN).
267
Les valeurs remarquables.
VREF- : Tension minimale analogique (référence négative). VREF+ : Tension maximale analogique (référence positive). N: Nombre de bits de quantification. f: Fréquence d’échantillonnage. 𝑞= 𝑉 𝑅𝐸𝐹+ − 𝑉 𝑅𝐸𝐹− 2 𝑁 : Pas de quantification.
268
Pins et canaux utilisés.
269
Les registres ADRESL et ADRESH.
J’attire votre attention sur le fait que le convertisseur donne un résultat sur 10 bits, et donc que ce résultat devra donc obligatoirement être sauvegardé dans 2 registres. Ces registres sont tout simplement les registres ADRESL et ADRESH. Comme 2 registres contiennent 16 bits, et que nous n’en utilisons que 10, Microchip® vous a laissé le choix sur la façon dont est sauvegardé le résultat.
270
Vous pouvez soit justifier le résultat à gauche, soit à droite.
La justification à droite complète la partie gauche du résultat par des « 0 ». Le résultat sera donc de la forme :
271
La justification à gauche procède bien évidemment de la méthode inverse :
272
Le registre ADCON1. b7 : ADFM : A/D result ForMat select. b6 : Inutilisé : lu comme « 0 ». b5 : Inutilisé : lu comme « 0 ». b4 : Inutilisé : lu comme « 0 ». b3 : PCFG3 : Port ConFiGuration control bit 3. b2 : PCFG2 : Port ConFiGuration control bit 2. b1 : PCFG1 : Port ConFiGuration control bit 1. b0 : PCFG0 : Port ConFiGuration control bit 0.
274
Le registre ADCON0. b7 : ADCS1 : A/D conversion Clock Select bit 1. b6 : ADCS0 : A/D conversion Clock Select bit 0. b5 : CHS2 : analog Channel Select bit 2. b4 : CHS1 : analog Channel Select bit 1. b3 : CHS0 : analog Channel Select bit 0. b2 : GO/DONE : A/D conversion status bit. b1 : Inutilisé : lu comme « 0 » ; b0 : ADON : A/D ON bit.
277
Utilisation pratique du convertisseur.
Voici un résumé des opérations concrètes à effectuer pour échantillonner votre signal : Configurez ADCON1 en fonction des pins utilisées en mode analogique, ainsi que les registres TRISA et TRISE si nécessaire. Validez, si souhaitée, l’interruption du convertisseur. Paramétrez sur ADCON0 le diviseur utilisé.
278
Choisissez le canal en cours de digitalisation sur ADCON0.
Positionnez, si ce n’est pas déjà fait, le bit ADON du registre ADCON0. Attendez le temps Tacq (typiquement 19,7µs sous 5V). Démarrez la conversion en positionnant le bit GO du registre ADCON0. Attendez la fin de la conversion.
279
Lisez les registres ADRESH et si nécessaire ADRESL.
Attendez un temps équivalent à 2Tad (typiquement 3,2µs). Recommencez au point 4.
280
Module USART.
281
USART signifie « Universal Synchronous Asynchronous Receiver Transmitter ». C’est donc un module qui permet d’envoyer et de recevoir des données en mode série, soit de façon synchrone, soit asynchrone. Dans certaines littératures, vous retrouverez également le terme générique de SCI pour « Serial Communications Interface ».
282
L’électronique correspondant au module USART en transmission est le suivant.
283
L’électronique correspondant au module USART en réception est le suivant.
285
En communication série, il existe deux modes: le mode synchrone et le mode asynchrone.
Une liaison série synchrone nécessite une ligne dédicacée à l’horloge, il ne reste donc qu’une seule ligne pour transmettre les données. On en déduit que le PIC® ne pourra émettre et recevoir en même temps en utilisant l’USART en mode synchrone. On parlera donc de liaison « half-duplex ».
286
Par contre, le mode asynchrone n’a pas besoin de ligne d’horloge, il nous restera alors 2 lignes pour communiquer, chacune étant dédicacée à un sens de transfert. Nous pourrons donc envoyer et recevoir des données en même temps. On parlera de liaison « full-duplex ».
287
En résumé l’USART pourra fonctionner dans les modes suivants :
Mode asynchrone full duplex : émission sur TX et réception sur RX. Mode asynchrone half-duplex sur 2 lignes (TX et RX) ou sur une ligne (TX/RX reliées). Mode synchrone maître : émission horloge sur CK et émission/réception données sur DT.
288
Mode synchrone esclave : réception horloge sur CK et émission/réception données sur DT.
289
V.18. Module USART en mode synchrone.
290
Vous constatez que tous les intervenants peuvent être maîtres ou esclaves. Bien entendu, il ne peut y avoir qu’un maître en même temps, de même qu’il ne peut y avoir qu’un seul émetteur en même temps. C’est donc à vous de gérer ceci. Il existe différentes méthodes, par exemple :
291
Vous décidez que c’est toujours le même élément qui est le maître
Vous décidez que c’est toujours le même élément qui est le maître. C’est donc lui qui administre le bus. Il décide qui peut émettre, et quand. Ceci peut être réalisé, par exemple, en envoyant un octet particulier qui précise qui va répondre. Le maître interroge chaque esclave à tour de rôle en précisant dans son message le numéro de l’esclave interrogé. Celui-ci répond sous le contrôle du maître. Cette méthode est couramment appelée « spooling ».
292
Le « tocken-ring », ou « anneau à jeton » fonctionne de la façon suivante : Le maître actuel parle à un esclave (il précise par un octet à qui il s’adresse). Il passe alors la parole à l’esclave, qui devient le nouveau maître du bus. Le maître actuel redevient esclave jusqu’à ce qu’un maître lui rende le droit de gestion (jeton).
293
Le « tocken-ring », ou « anneau à jeton » fonctionne de la façon suivante : Le maître actuel parle à un esclave (il précise par un octet à qui il s’adresse). Il passe alors la parole à l’esclave, qui devient le nouveau maître du bus. Le maître actuel redevient esclave jusqu’à ce qu’un maître lui rende le droit de gestion (jeton).
294
Le « spooling avec request » mélange plusieurs techniques
Le « spooling avec request » mélange plusieurs techniques. Les esclaves et le maître sont interconnectés avec une ou plusieurs lignes de sélections supplémentaires (gérées par logiciel). Quand un esclave a quelque chose à dire, il force une ligne de « request ». Le maître sait alors que quelqu’un a quelque chose à dire, il va interroger les intervenants à tour de rôle pour savoir qui a positionné la ligne. Une fois l’esclave interrogé, celui-ci libère la ligne.
295
Notez que cette méthode ressemble à celle utilisée en interne pour gérer les interruptions. On peut améliorer en ajoutant plusieurs lignes de « request » de priorités différentes, et vous en arrivez à la méthode utilisée par le processeur de votre PC pour communiquer avec certains périphériques (Interrupt-ReQuest ou IRQ).
296
Je vous donne un petit exemple de « tocken-ring »
Je vous donne un petit exemple de « tocken-ring ». Supposons qu’à la mise sous tension, le maître est le PIC®1. Vous décidez d’attribuer l’adresse 1 au PIC1, 2 au PIC2, et 3 au troisième composant. Vous devez ensuite vous fabriquer un protocole de communication.
297
Vous décidez que les trames envoyées (suite d’octets) seront de la forme :
L’octet 1 contient l’adresse du destinataire codée sur 5 bits, le bit 6 indiquant que le destinataire peut répondre, le bit 7 étant le jeton (tocken). Il sera suivi par 2 octets de données. Voici ce que pourrait donner un échange :
298
Le PIC1 (qui est le maître) envoie : B’00000010’, B’aaaaaaaa’, B’bbbbbbbb’.
Le PIC 2 (adresse = 2) sait que les octets lui sont destinés, mais il n’a pas droit de réponse. Le PIC1 envoie : B’ ’, B’cccccccc’,B’dddddddd’. Le PIC2 sait que les octets lui sont destinés, le bit 6 du premier octet à « 1 » l’autorise à répondre. Il place sa réponse dans son registre d’émission, mais il reste en esclave.
299
Le PIC1 provoque la lecture, il récupère la réponse du PIC®2 : B’ ’, B’eeeeeeee’, B’ffffffff’. Le PIC1 envoie : B’ ’, B’gggggggg’,B’hhhhhhhh’. Le PIC1 a donné le jeton (bit7 à 1) au PIC®3 tout en lui transmettant 2 octets. Le PIC1 devient esclave. Le PIC3 devient le maître : il peut continuer les transactions comme il l’entend.
300
V le registre TXSTA.
301
V Le registre RCSTA.
302
V Le registre SPBRG.
303
Ce registre « Serial Port Baud Rate Generator » permet de définir la fréquence de l’horloge utilisée pour la transmission, et donc de fixer le débit de la communication. Il est évident que SPBRG ne sert, dans le cas de la liaison synchrone, que pour le maître, puisque l’esclave reçoit son horloge de ce dernier, et n’a donc aucune raison de la calculer. La formule qui donne le débit pour le mode synchrone est :
304
𝐷= 𝐹𝑜𝑠𝑐 4×(𝑆𝑃𝐵𝑅𝐺+1) Comme vous aurez souvent besoin de calculer SPBRG en fonction du débit souhaité, voici la formule transformée : 𝑆𝑃𝐵𝑅𝐺= 𝐹𝑜𝑠𝑐 4×𝐷 −1
305
Prenons un cas concret. Imaginons que vous vouliez réaliser une transmission à bauds avec un PIC® cadencé à 20MHz. Quelle valeur devons-nous placer dans SPBRG ? SPBRG = ( / (4 * 19200)-1 = 259,4. Il va de soi que non seulement on doit arrondir, mais en plus, la valeur maximale pouvant être placée dans SPBRG est de 255 (décimal). Donc, nous prendrons SPBRG = 255, ce qui nous donne un débit réel de : D = / (4 * (255+1)) = bauds.
306
Dmax = 20000000 / (4 * (0+1)) = 5.000.000 = 5 MBauds.
Calculons maintenant le débit maximum possible avec notre PIC® cadencée à 20MHz. Ce débit sera obtenu, en bonne logique, avec une valeur de SPBRG de « 0 ». Dmax = / (4 * (0+1)) = = 5 MBauds. Vous constatez une fois de plus que les liaisons synchrones sont prévues pour travailler avec de très grandes vitesses.
307
V L’initialisation. Pour initialiser votre module en mode synchrone, il vous faudra. Choisir si vous travaillez en mode maître ou esclave. Décider si vous utilisez des émissions sur 8 ou sur 9 bits. Positionner votre bit SYNC pour le travail en mode synchrone. Décider si vous communiquez en 8 ou en 9 bits.
308
Si vous travaillez en maître, initialiser la valeur de SPBRG.
Mettre le module en service. Par défaut, à la mise sous tension, les pins CK et DT sont configurées en entrée, il n’est donc pas nécessaire d’initialiser leur bit respectif dans TRISC, sauf si vous avez entre-temps modifié ce registre.
309
V.18.7. L’émission en mode maître.
Le module est considéré comme configuré par la précédente routine. Vous validez la mise en service de l’émission en positionnant le bit TXEN. Si vous utilisez le format de donnée sur 9 bits, vous devez commencer par placer la valeur du 9ème bit dans le bit TX9D.
310
Ensuite, vous placez la donnée à émettre dans le registre TXREG (TRANSMITT REGister).
Cette donnée est transférée dès le cycle d’instruction suivant, ainsi que le bit TX9D, dans son registre TSR (Transmitt Shift Register). Ce registre n’est pas accessible directement par votre programme. Il va effectuer l’envoi de vos bits de données sur la ligne DT en effectuant des décalages vers la droite.
311
C’est donc le bit de poids faible (b0) qui sera envoyé en premier.
Dès que l’octet est transféré dans TSR (et donc avant qu’il ne soit complètement transmis), le registre TXREG se retrouve donc vide. Ceci vous est signalé par le positionnement du flag d’interruption TXIF.
312
Comme le transfert entre TXREG ne s’effectue que si la transmission du mot contenu dans TSR est terminée, ceci vous laisse la possibilité, sans écraser le contenu actuel de TSR, d’écrire une nouvelle valeur dans TXREG. Le chargement d’une valeur dans TXREG s’accompagne de l’effacement automatique du flag TXIF. C’est d’ailleurs la seule façon de l’effacer.
313
Si TXREG ne contient plus aucun octet à envoyer, lorsque TSR aura terminé l’envoi de son dernier octet, le bit TRMT passera à « 1 », indiquant la fin effective de l’émission. L’écriture d’une nouvelle valeur dans TXREG effacera de nouveau TRMT.
314
V.18.8. L’émission en mode esclave.
Vous travaillez en mode esclave exactement comme en mode maître, excepté que vous n’avez pas à vous préoccuper du registre SPBRG. Vous placerez donc vos données de la même façon, et vous serez prévenu que votre registre TXREG est vide par le positionnement de l’indicateur TXIF.
315
La fin de l’émission se conclura également par le positionnement du bit TRMT.
C’est bien le maître qui décide quand a effectivement lieu votre émission, mais vous aurez à gérer strictement les mêmes événements.
316
V.18.9. La réception en mode maître.
Comme il fallait s’y attendre, la réception des données met en œuvre 2 autres registres. RSR (Receive Shift Register) est utilisé pour la réception et TSR pour l’émission, il réalise la réception des bits en effectuant un décalage vers la droite (souvenez-vous que pour l’USART, b0 est transmis en premier lieu).
317
Dès que RSR est plein, son contenu est transféré dans RCREG, qui est le seul des 2 registres accessible par votre programme. Il contient la donnée effectivement reçue, complétée éventuellement (si vous travaillez sur 9 bits) par le bit RX9D. La procédure est la suivante : Vous positionnez SREN ou CREN, ce qui a pour effet que votre PIC® commence à envoyer l’horloge. L’esclave qui a la parole s’est entre-temps occupé de préparer son émission.
318
Quand les 8 impulsions d’horloge (ou 9 pour le mode 9 bits) ont été envoyés, l’octet a été reçu.
L’octet est transféré dans le registre RCREG (le 9ème bit éventuel est transféré vers RX9D), et le flag RCIF est positionné. Vous lisez alors le bit RX9D éventuel puis le registre RCREG, ce qui provoque l’effacement du bit RCIF.
319
V.18.10. La réception en mode esclave.
Tout comme pour l’émission, très peu de différences entre le maître et l’esclave. Les événements à gérer sont identiques et se traitent de la même façon. Notez cependant que le mode d’émission simple n’est pas utilisable dans le cas de l’esclave. Le bit SREN n’est donc pas géré si le PIC® est dans ce mode (CSRC = 0). Vous devrez alors utiliser uniquement CREN.
Présentations similaires
© 2024 SlidePlayer.fr Inc.
All rights reserved.