Télécharger la présentation
La présentation est en train de télécharger. S'il vous plaît, attendez
Publié paradil abou Modifié depuis plus de 7 années
1
Traitement du Signal TC 1 6. Architecture des DSP 1. Caractéristiques générales 2. Unités de calcul 4. Architecture mémoire 5. Architecture pipeline
2
Traitement du Signal TC 2 6.1- Architecture générale CAN Adr.Don. CNA Proc. DSP RAM ROM Cont. Comm. Horloge Timers...
3
Traitement du Signal TC 3 Architecture générale CAN: conversion analogique numérique, filtre anti repliement –nombre de bits, loi de conversion, fréquence d’échantillonnage Processeur: Organe de calcul dont l’architecture est «adaptée» au traitement du signal CNA: conversion numérique analogique, filtre de restitution –nombre de bits, loi de conversion, fréquence d’échantillonnage
4
Traitement du Signal TC 4 Architecture générale ROM: Mémoire contenant les programmes de contrôle du système et de traitement du signal RAM: Mémoire vive contenant les données en entrée en sortie et en cours de traitement Comm.: Organe de communication avec un éventuel système externe Horloge, timers...: horloge du processeur, horloge d’acquisition, horloge de communication....
5
Traitement du Signal TC 5 Architecture générale Structure des programmes Init. Programme principal Boucle infinie Interruption, horloge d’acquisition Entrée d’un échantillon Mémorisation et Traitement Sortie d’un échantillon Retour d’interruption
6
Traitement du Signal TC 6 Architecture générale Diagramme temporel Hor.Acqu. Te Fréquence d’échantillonnage = 1/Te Sortie du résultat Entrée de l’échantillon Durée du traitement T Activité du proc. T < Te Contraintes temps réel très fortes Interruption
7
Traitement du Signal TC 7 Fréquence d’échantillonnage Domaine d’utilisation des DSP Complexité des algorithmes Fréquence d’échantillonnage (Hz) 1/1000 1/100 1/10 1 1 10 100 1k 10k 100k 1M 100M 10M 1G HDTV Radar Vidéo Audio Parole Contrôle Instrumentation Modem radio Modem vocaux Finances Météo sismique
8
Traitement du Signal TC 8 Fréquence d’horloge F h Rythme la vie du processeur Actuellement (2000), 1Ghz Le rapport R=F h /F e est déterminant pour la complexité du système Quand R décroit : –Complexité du système plus grande (parallélisme, multiprocesseurs...) –Algorithmes simples –Programmation complexe, optimisation indispensable (gestion du pipeline...)
9
Traitement du Signal TC 9 Caractéristiques principales Multiplication-addition rapide (MAC) avec un format de calcul étendu pour éviter les dépassements Mémoire à accès multiple Modes d’adressage spécialisés Exécution rapide des boucles I/O intégrées avec le processeur
10
Traitement du Signal TC 10 Représentation des nombres Deux grandes catégories de DSP –Format virgule fixe 16, 20, 24 bits Calcul en précision étendue par logiciel (performance réduite) Emulation du calcul flottant par logiciel (performance réduite) Hardware plus simple, coût réduit Dynamique réduite (144 dB pour 24 bits) programmation complexe (Scaling) pour les traitements nécessitant une bonne précision –Format virgule flottante 32 bits (mantisse 24 bits, exposant 8 bits) Calcul en virgule fixe généralement possible Hardware plus complexe, coût élevé Dynamique élevée (1535dB pour 32 bits) Progammation simplifiée
11
Traitement du Signal TC 11 Quelques DSP... Analog Devices –ADSP 21xxfixe16 bits33 Mips –ADSP210xxflottant3240 Lucent –DSP16xxfixe1670 –DSP32xxFlottant3220 Motorola –DSP5600xfixe2440 –DSP561xxfixe1630 –DSP563xxfixe2480 –DSP96002flottant3220 Texas Instrument –TMS320C1xfixe169 –TMS320C2xfixe1612 –TMS320C2xxfixe1640 –TMS320C3xflottant3225 –TMS320C4xflottant3230 –TMS320C5xfixe1650 –TMS320C8xfixe8/1650
12
Traitement du Signal TC 12 6.3-Unités de Calcul Data Paths –Unités Arithmétiques et Logiques –Unités de calcul en entier –Unités de calcul en virgule fixe –Unités de calcul en flottant –Shifter Structures spécifiques des DSP généralement absentes des autres types de processeurs (ou avec une organisation différente) Deux grandes catégories pour les DSP: –Virgule fixe –Virgule flottante
13
Traitement du Signal TC 13 Virgule fixe Eléments principaux –Multiplieur –Accumulateurs –Unité arithmétique et logique –Shifters Remarque: Calculs d’adresse effectués dans une unité particulière –Adr. Generation Unit (AGU) –Data Adress Generation (DAG) Adressage circulaire Adressage spécifique FFT (bit- reversed)
14
Traitement du Signal TC 14 Motorola, DSP5600x Virgule fixe
15
Traitement du Signal TC 15 Multiplieur –Rôle central dans un DSP –Plus de 50% des instructions Caractéristiques principales –Temps d’éxécution = 1 cycle instruction –Structure pipeline Un résultat par cycle horloge, si le pipeline est bien utilisé Instruction Horloge I1 I2 I3 I4 Virgule fixe
16
Traitement du Signal TC 16 –Multiplieur Multiplieur -accumulateur Reg. Deux instructionsUne instruction Multiplication-addition en Virgule fixe MAC
17
Traitement du Signal TC 17 Entrées du multiplieur Uniquement les registres –Architecture Load-Store –Lecture mémoire avant calcul –Programme plus complexe, mais Hardware plus efficace (Architecture RISC) Registres et mémoire –Programmation plus simple –Mais... la facilité peut être l’ennemi de la performance. Virgule fixe
18
Traitement du Signal TC 18 Virgule fixe –Tailles opérandes/résultats n bits x n bits = 2 n bits –Troncature du résultat à n bits souvent indispensable (calculs enchainés) –Mise à l’échelle (scaling) est nécessaire Perte de précision Perte de temps Programme plus complexe
19
Traitement du Signal TC 19 Texas Instrument, TMS320C50 Virgule fixe
20
Traitement du Signal TC 20 Accumulateurs Taille 2 n bits + p bits –p bits (Guard bits) pour additionner plusieurs valeurs en sortie des multiplieurs en limitant le risque de dépassement de capacité (Overflow) Exemple: ADSP 21xx –Format fixe 16 bits –Résultat multiplieur 32 bits –Accumulateurs 40 bits Une bonne utilisation des accumulateurs est indispensable pour une programmation optimale Virgule fixe
21
Traitement du Signal TC 21 Certains DSP n’ont pas de Guard bits –Scaling par décalage généralement en même temps que la multiplication, sans perte de temps –Perte de précision relativement faible car les bits de poids faibles seront souvent tronqués en fin de traitement. –Programmation plus complexe –Scaling suffisant pour de nombreuses applications –Un DSP doit avoir des Guard bits ou un Scaling possible en sortie du multiplieur Virgule fixe
22
Traitement du Signal TC 22 ALU Opérations entières et binaires (+, -, inc, dec, et, ou, xor...) Taille des opérandes de l’ALU –taille des accumulateurs ou –taille des opérandes du multiplieur Virgule fixe
23
Traitement du Signal TC 23 Shifter(s) Opérations de mise à l’échelle (Scaling) par puissance de deux Indispensable pour éviter les dépassements de capacité Son utilisation doit être maitrisée par le programmeur Réduction de la précision des calculs Nombre, emplacement et possibilités des Shifters très différents d’un DSP à un autre. Virgule fixe
24
Traitement du Signal TC 24 Virgule fixe Dépassement de capacité (Overflow) et saturation x+y Overflow x y Max. Min Ex: En décimal, 2 chiffres 00 à 99 23+80 = 03 (103 mais le 1 est perdu) Overflow inacceptable en traitement du signal (résultat faux, fonctionnement perturbé, oscillations...) Remédes: Mise à l’échelle (Scaling) mais...précision? Saturation
25
Traitement du Signal TC 25 Saturation x y Max. Min x+y ex: 23+80 = 99 !! Résultat faux mais moins dangereux En général, impossible d’éliminer complètement les risques de dépassement. Utiliser systématiquement la saturation Instructions spéciales Modes particuliers de fonctionnement (Mode bits) Virgule fixe
26
Traitement du Signal TC 26 Virgule flottante Lucent, DSP3210
27
Traitement du Signal TC 27 Structure similaire aux unités en virgule fixe DSP avec –unité flottante seule (TI, AD, Motorola) l’unité flottante accepte la virgule fixe –unité flottante + unité fixe (AT&T) Programmation plus simple –Scaling automatique (exposant) –Plus de protection contre les erreurs de calcul (exception) –Fonctions spéciales (Division, racine carrée, conversion de format...) Virgule flottante
28
Traitement du Signal TC 28 Multiplieur Entrée 32 bits –mantisse 24 bits –exposant 8 bits Sortie (32)40 à 44 bits –mantisse 32 à 36 bits –exposant 8 bits –Format interne pour multiplication/accumulation –Arrondi systématique –perte de précision négligeable Virgule flottante
29
Traitement du Signal TC 29 ALU Soustraction, addition, négation, valeur absolue, minimum, maximum Opérations spéciales (racine carrée, division...) Shifter Présent mais invisible pour le programmeur ( Sauf en mode virgule fixe ) Normalisation automatique (Scaling) des résultats flottants Registres accumulateurs Plusieurs, au format des résultats flottants (40 à 44 bits) Virgule flottante
30
Traitement du Signal TC 30 Registres Opérandes Entrée quasiment exclusives du multiplieur flottant Les calculs flottants doivent donc être précédés d’une lecture explicite (Move) des opérandes en mémoire Chargement des registres en parallèle avec les opérations arithmétiques Virgule flottante
31
Traitement du Signal TC 31 Exceptions Overflow –positionnement d’un indicateur et/ou interruption –saturation du résultat Underflow –positionnement d’un indicateur et/ou interruption –Mise à zéro du résultat Autres exceptions Division par 0, format invalide... Virgule flottante
32
Traitement du Signal TC 32 6.4 - Architecture mémoire Transmettre les instructions et les données vers les unités de calculs Maintenir une activité maximale dans les unités de calcul Eviter de créer un goulot d’étranglement (Bottleneck) Programme organisé en fonction de l’architecture mémoire Facteur critique pour la performance globale d’un DSP
33
Traitement du Signal TC 33 Réalisation d’un filtre FIR /* H(z) = b(0) + b(1) z -1 + b(2) z -2 */ int x[3], xin, yout; float b[3]; x[0]=xin; /* xin contient l'echantillon d'entree */ /* calcul du filtre RIF */ yout = x[0]*b[0]; for(i=2; i>0; i - -){ yout=yout+x[i]*b[i]; x[i]=x[i-1]; } /* sortie de yout */ x(n) x(n-1) x(n-Q) b(0)b(1)b(2) b(Q-1) b(Q) y(n) T T T Structure non récursive ou filtre transverse
34
Traitement du Signal TC 34 Réalisation d’un filtre FIR Multiplication-addition en un cycle instruction Filtre FIR ordre Q calculé en Q+1 instructions MAIS pour chaque cycle instruction: –Lire l’instruction (Opcode Fetch) –Lire une valeur x(i) –Lire un coefficient b(i) –Ecrire x(i) en x(i+1) Soit 4 accès mémoire par instruction Dans la pratique, diverses techniques réduisent le nombre d’accès à 2 ou 3. Ceci reste vrai pour d’autres types d’algorithmes
35
Traitement du Signal TC 35 Architecture mémoire Plusieurs accès mémoire nécessaires pour chaque instruction Solutions: –Organisation mémoire Architectures HARVARD Mémoires à accès multiples Cycles spéciaux READ/WRITE –Réduction du nombre d’accès Mémoire cache programme Adressage circulaire (Modulo Adr.) Programmation «intelligente»
36
Traitement du Signal TC 36 Organisation mémoire Principe de base : Architecture de Von Neumann Unités de contrôle et de calcul Mémoire programme et données Bus Adresses Bus Données Un seul accès mémoire par cycle instruction FIR d’ordre Q calculé en au moins 4Q cycle instructions Architecture mal adaptée, bande passante mémoire limitée
37
Traitement du Signal TC 37 Organisation mémoire Les DSP ont tous une organisation mémoire spéciale pour augmenter la bande passante Chaque DSP a ses particularités L’utilisation de la mémoire est soumise à des restrictions qui compliquent beaucoup la programmation.
38
Traitement du Signal TC 38 Organisation mémoire Architecture Harvard Unités de contrôle et de calcul Mémoire programme A Mémoire de données B Bus Adresse A Bus Adresse B Bus Donnée A Bus Donnée B
39
Traitement du Signal TC 39 Organisation mémoire Architecture Harvard Modifiée Unités de contrôle et de calcul Mémoire programme et données A Mémoire de données B Bus Adresse A Bus Adresse B Bus Donnée A Bus Donnée B
40
Traitement du Signal TC 40 Organisation mémoire Architecture Harvard modifiée –Avantage: 2 accès mémoire par cycle instruction Mémoire A: programme et coefficients du filtre Mémoire B: échantillons d’entrée Une étape du filtre calculée en deux instructions –Exemples: ADSP 21xx AT&T DSP16xx –Extension à 3 mémoires DSP5600x, DSP96002 Zilog Z893
41
Traitement du Signal TC 41 Organisation mémoire Architecture Harvard modifiée –Mémoires intégrées avec le processeur (On-chip) –Un seul bus (adresse+donnée) disponible à l’extérieur (Off-chip) pour limiter le nombres de broches: diminution des performances –Rappel: Il faut 4 accès mémoire par instruction ???? Il faudra utiliser d’autres techniques pour atteindre les performances maximales
42
Traitement du Signal TC 42 Organisation mémoire Mémoire à accès multiple –Mémoire rapide autorisant plusieurs accès séquentiels par cycle instruction Cycle instruction Ad. Donnée 123 123 4 Avec une architecture Harvard Modifiée: 3 ou 4 accès mémoire par cycle Ex: Zoran ZR3800x Avec une architecture type VonNeumann: 4 accès par cycle Ex: Lucent DSP32 4
43
Traitement du Signal TC 43 Organisation mémoire Mémoire multi-port Unités de contrôle et de calcul Mémoire programme et données A Mémoire de données B Bus Adresse A Bus Adresse B Bus Donnée A Bus Donnée B Bus Adresse C Bus Donnée C
44
Traitement du Signal TC 44 Organisation mémoire Mémoire multi-port –Avantage: programmation simplifiée –Inconvénients: électronique beaucoup plus complexe donc plus coûteuse Extension Off-chip pratiquement impossible –Exemple: Motorola DSP561xx (Voir schéma précédent)
45
Traitement du Signal TC 45 Organisation mémoire Cycles spéciaux READ/WRITE –Exemple Mémoirex x+1 x+2 x+3 Processeur Registre
46
Traitement du Signal TC 46 RPT #L-1 MACD h L-1,*- APAC X N X N-1. X N-(L-1)... 0F03 0F04 dma h L-1 h L-2. h 0 pma 0F04 AR0 In
47
Traitement du Signal TC 47 Réduction du nombre d’accès Mémoire cache programme ( En général, les DSP n’ont pas de mémoire cache pour les données) Unités de contrôle et de calcul Mémoire programme et données Bus Adresses Bus Données Cache Instruct. Mémoire contenant des instructions éxécutées souvent (boucles...) Réduction du nombre d’accès à la mémoire programme
48
Traitement du Signal TC 48 Réduction du nombre d’accès Mémoire cache programme –Il existe de nombreuses variations autour du principe de base –Dans les DSP, la structure de la mémoire cache est beaucoup plus simple que dans les processeurs d’usage général (type Pentium...) –L’optimisation nécessite une prise en compte par le programmeur de la structure et des possibilités de la mémoire cache –Contrôle manuel du cache pour maîtriser les timings.
49
Traitement du Signal TC 49 Réduction du nombre d’accès Mémoire cache programme –Repeat buffer 1 à N instructions ex: AT&T DSP16 : 16 instructions ex: TMS 320C2x/5x : 1 instruction –«Vrai» cache mono-ligne ex:Zoran ZR3800x –«Vrai» cache multi-ligne ex:TMS320C3x: 2 fois 32 instructions
50
Traitement du Signal TC 50 Réduction du nombre d’accès Adressage circulaire –But: éviter l’opération d’écriture x(i)=x(i-1) dans le filtre RIF –Principe: utiliser des pointeurs mobiles pour repérer le début et la fin des données t t+1 t+2 DF DF DF 1234567 2345678 3456789
51
Traitement du Signal TC 51 Réduction du nombre d’accès Adressage circulaire –Gérer les pointeurs par programme ? Diminution très importante des performances –Les DSP disposent de générateur d’adressage circulaire exemple: Tampon circulaire adresse de départ 100 longueur 4 Registre d’adressage circulaire R0 initialisation R0=100 valeur successive de R0+1: 101,102,103,100,101,...
52
Traitement du Signal TC 52 Réduction du nombre d’accès Adressage circulaire de type 1 –Registre auxiliaire indiquant la longueur du tampon l’adresse de départ doit en général être un multiple de la puissance de deux supérieure à la longueur exemple: tampon circulaire de 48 octets, adresse de départ multiple de 64 –TMS320C3x/4x, ADSP, Motorola,...
53
Traitement du Signal TC 53 Réduction du nombre d’accès Adressage circulaire de type 2 –Registres auxiliaires indiquant le début et la fin du tampon circulaire –TMS320C5x, AT&T DSP16xx Nombre de tampons circulaires simultanés –AT&T DSP16xx : 1 –TMS320C5x : 2 –Motorola 5600x : 4 –ADSP : 8
54
Traitement du Signal TC 54 RPT #L-1 MAC h 0,*- APAC dma t=0 X0--X0-- * h0h1h2h0h1h2 pma 0CE0 0CE1 0CE2 dma t=1 X0X1-X0X1- * dma t=2 X0X1X2X0X1X2 * dma t=3 X3X1X2X3X1X2 *
55
Traitement du Signal TC 55 Réduction du nombre d’accès Programmation «intelligente» –Réutiliser des informations déjà lues en mémoire et présentes dans les registres internes y(0)=c(1) x(0) +c(2) x(-1) + c (3)x(-2)+c(4)x(-3) y(1)=c(1) x(1) +c(2) x(0) + c (3)x(-1)+c(4)x(-2) LD R0,x(1) ; x(1) LD R1,c(1) ; c(1) R2 = R0*R1, LD R0,x(0) ; c(1)*x(1) R3 = R0*R1, LD R1,c(2) ; c(1)*x(0) R2 = R2 + R0*R1, LD R0,x(-1) ; x(0)*c(2) R3 = R3 + R0*R1, LD R1,c(3) ; x(-1)*c(2) R2 = R2 + R0*R1, LD R0,x(-2) ; x(-1)*c(3) R3 = R3 + R0*R1, LD R1,c(4) ; x(-2)*c(3) R2 = R2 + R0*R1, LD R0,x(-3) ; x(-2)*c(4) R3 = R3 + R0*R1 ; x(-3)*c(4) 1 instruction par étage du filtre 1vs 2 accès mémoire par instruction
56
Traitement du Signal TC 56 6.5 - Architecture pipeline Principe du pipeline –Découper un opération en N sous- opérations (S/op) et –Exécuter les N sous-opérations en parallèle (sur des données différentes) OpérationRR S/op 1 S/op 2 S/op 3 RRRR H H
57
Traitement du Signal TC 57 Principe du pipeline Exemple (proche TMS320C3x) –Exécution d’une instruction Lecture de l’instruction en mémoire programme (OpCodeFetch) Décodage de l’instruction Lecture ou écriture d’un opérande en mémoire de donnée Exécution éventuelle d’un opération arithmétique ou logique Exécution non-pipelinée
58
Traitement du Signal TC 58 Principe du pipeline Exécution pipelinée La vitesse d’éxécution d’un programme est multipliée par N (ici 4) nombre d’étage du pipeline En apparence, une instruction est éxécutée à chaque cycle horloge La durée réelle d’éxécution d’une instruction est de N cycles horloge
59
Traitement du Signal TC 59 Principe du pipeline Utilisé depuis longtemps, sous de multiples formes, dans de nombreux ordinateurs Dans les DSP... –Presque tous les DSP sont pipelinés –Le nombre d’étages varie de 2 à 5 ADSP : 2 La plupart des DSP: 3 –Opcode Fetch –Decode/OperandRead/Write –Execute (MAC, ALU,...) TMS320C3x,...: 4 TMS320C54x,...: 5 Le pipelinage augmente le nombre d’accès à la mémoire (cf chap. précédent) –Dans l’exemple précédent il passe de ½ accès à 2 accés /cycle horloge
60
Traitement du Signal TC 60 Principe du pipeline Avantage d’un processeur pipeliné –Gain en vitesse d’éxécution Inconvénients –Electronique plus complexe –Mémoire plus rapide –Programmation plus complexe (Compilateur et/ou programmeur) pour: Eviter les erreurs d’éxécution (Pipeline Hazards) Eviter les conflits d’accés aux ressources (mémoire, registre, unité de calcul...) pour optimiser un programme et atteindre les performances maximales (ex: une Add/Mult par cycle horloge)
61
Traitement du Signal TC 61 Principe du pipeline Le parallélisme d’éxécution dans un pipeline peut créer –des erreurs dûes à l’inversion de l’ordre d’éxécution ( Pipeline Hazards ) READ puis WRITE WRITE puis READ WRITE puis WRITE –des «trous» dans l’activité du pipeline dûs aux conflits d’accès aux ressources Solutions –Interlocking hardware –Optimisation par table de réservation
62
Traitement du Signal TC 62 7. Transition Chaîne de traitement numérique –Filtrage, échantillonnage, quantification –Restitution, filtrage Signal aléatoire –Densité de probabilité, Moments –Autocorrelation, DSP Filtres –h(t) / H(Z) / H(f) –FIR / IIR # AR(MA) –Implantation –Synthèses Filtrage adaptatif (principes, modes) Processeurs DSP –Fixe/Flottant –Filtrage Prêts pour la parole, le son … et l ’image
Présentations similaires
© 2024 SlidePlayer.fr Inc.
All rights reserved.