P. Baron CEA IRFU/SEDI/LDEFJournées VLSI / PCB / FPGA / Outils; 22-24 Juin 2010; LAL ORSAY. 1 Le circuit AGET pour la lecture des TPCs P. Baron, E. Delagnes.

Slides:



Advertisements
Présentations similaires
Test Intégré pour Convertisseurs Analogique/Numérique
Advertisements

11ème Rencontre des Electroniciens de Midi-Pyrénées
Contexte de la carte a réaliser
Interface série de type I2C
Développement dun produit sur carte DSP pour la mesure de bruit et dimpédance sur une ligne à courant porteur Elèves : Hamid MEGHDADI Claire CHAVET-JABOT.
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Le Bus S.P.I © T.Berenguer.
H. MATHEZ– ALICE Saclay – Dec. 2, 2011 ALICE-MFT et Le Pôle MIcRhAu.
MFT meeting 26/03/20121 DAQ system discussion. 2MFT meeting 26/03/2012 Conceptual Readout Architecture.
< Sliman Alaoui ; Bo Zhou >
H MATHEZ Workshop MICRHAU 4 mai WORKSHOP MICRHAU 4 Mai 2009 FRONT–END Préamplificateurs et Shapers.
CMS-France Annecy 13/05/04Michel Dupanloup, IPNL 1 Quoi de neuf depuis Villié-Morgon 2002 ?  Asics Pace3 Preshower Poursuite de la participation à la.
Réunion TREND 07/04/2014 Programme: Avancement depuis réunion précédente Contrat NAOC-LPNHE Prochaines étapes.
STEREO Recherche de neutrinos stériles auprès du réacteur de l’ILL
Orsay, le 29 novembre 2001Frédéric Machefert 1 Laboratoire de l’Accélérateur Linéaire (IN2P3-CNRS) Orsay, France Production Readiness Review LHCb – Calorimètre,
Exemple de mise en oeuvre
ACTIVITÉs Silicium IPNO
 Protons-Deutons: Is LINAC: 0,15mA – 5mA
électronique de lecture pour TRADERA
Mimosa 16: « final results » 14 & 20 µm Mimosa 18: preliminary results A.B. on behalf of IPHC-Strasbourg/CEA-Saclay Mimosa µm and 20 µm – digital.
Système slow-control au LAPP
INTRODUCTION.
InterDIF pour Microroc Cyril, juillet2010Interdif pour ASU microroc1 + 2 signaux analogiques vers l’ADC Info Guillaume: parmi les 40 signaux, 8 sont en.
INTRODUCTION.
Enhanced Queued Analog-to-Digital Converter eQADC Lecture d’un niveau de tension sur un potentiomètre de la carte CPU.
APPLICATIONS Convertisseur ΣΔ.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
TPC for 2p radioactivity at CENBG. x y x z Plan des cathodes: -768 micros-pistes dorées (170  m de large) équiréparties longitudinalement -768 micros-pistes.
1 L’électronique du calorimètre Buts de la calibration en ligne de l’électronique : étude de la linéarité et de l’uniformité de l’électronique intercalibration.
C. Combaret CMS France - 13/05/2004 Very Front-End Electronics (VFE) Connexion vers les capsules Alimentation de la carte MGPA ADC Buffer Connexion Vers.
Présentation le vendredi 26 octobre 2007 Directeur de thèse : Christian MOREL Thèse de : Octobre 2005 à Octobre 2008 Benoît CHANTEPIE - Séminaire doctorant.
Plan de développement KM3NET1 Banc de caractérisation des modules optiques de KM3NET.
Software Defined Radio
1 CODEUR TRI-FONCTIONS en VXI-C XDC3214 ADC amplitude QDC charge TDC temps 32 VOIES codage sur 14 bits (16384 valeurs possibles) Combinaisons possibles.
Expérience ILC Informatique pour la R&D des détecteurs silicium par Diego Terront Expérience ILC Informatique pour la R&D des détecteurs silicium par Diego.
ASPIC Front-end CCD Readout Circuit For LSST camera
Journée « Spatiale » 19 février 2009, APC Compétences Techniques P. DARGENT.
Chaîne d'électronique intégrée de lecture à très bas bruit du diffuseur de la caméra Compton en Hadronthérapie Mokrane DAHOUMANE Journées VLSI - FPGA -
Tests en faisceau à DESY de la TPC Micromegas D. Attié, P. Colas, E. Delagnes, M. Dixit, A. Giganon, J.-P. Martin, T. Matsuda, M. Riallot, F. Senée, Y-H.
H.Mathez– VLSI-FPGA-PCB Lyon– June , 2012 ACTIVITES MicRhAu.
H.MATHEZ– LAL – Sept , 2010 R et D 130 nm IBM H.MATHEZ, Pole MICRHAU.
Projet CTF3 au LAPP Réunion de service Louis Bellier, Jean Tassan, Sébastien Vilalte.
Réunion du Comité de Pilotage du Pôle Clermont – 13 mars 2012 Bilan des MicRhAu Réunion du Comité de Pilotage 13 mars 2012.
Y. Zoccarato – Journée d’étude sur les détecteurs diamant– 9 Juin 2015 Moniteur ultra-rapide pour étiquetage temporal en hadronthérapie L. Caponetto, X.
09/09/2008Projet PMM2-N.Dumont Dayot1 Motivations Finalité du démonstrateur Partenaires Electronique frontale Travail au LAPP Conclusion Projet PMM² Photomultiplicateurs.
Journées du LAPP/LAPTH 19 octobre 2011 Nicolas LETENDRE Pour le groupe Virgo.
J. Bonnard– VLSI Orsay– June 22-24, 2010 Voie de lecture pour calorimètre électromagnétique Samuel Manen, Laurent Royer, Jonathan Bonnard, Pascal.
G. Bosson, J-L. Bouly, O. Bourrion, N. Ponchant, J-P. Richer, J-P. Scordilis.
Nouvelle électronique pour le calorimètre à Argon Liquide d’ATLAS 05/06/2012 Electronique Calorimètre ATLAS-Journée VLSI-IN2P Nicolas Dumont Dayot.
PIXSIC : détecteur silicium pixelisé pour application intracérébrale Jean-Claude Clémens, Denis Fougeron, Michel Jevaud, Julia Maerk, Mohsine Menouni 5-7.
Pôles micro-électronique in2p3 Christophe de LA TAILLE (LAL) Comité 035 : Christine. HU (IRES), Gisèle MARTIN-CHASSARD (LAL), Eric DELAGNES (CEA), Daniel.
Banc Omegapix2 3D/Digital Firmware/Software O. LE DORTZ LPNHE Paris 29 octobre 2013/ Réunion PPS.
Journées VLSI FPGA PCB IN2P3 5-7 juin, 2012 A. Boujrad GANIL - CAEN NUMEXO2_P2 Numériseur 16 voies (14 bits / 200MHz) pour Exogam Abderrahman BOUJRAD GANIL.
Pixels hybrides pour rayons X Les détecteurs XPAD.
8Gsps Track & Hold CMOS 65nm Projet « ALMA Track & Hold » Journées VLSI / PCB / FPGA / IAO-CAO juin 2010 Orsay Hellmuth Patrick.
Imane Malass Icube, University of Strasbourg and CNRS 1 1 Développement d’un convertisseur de temps hybride avec une résolution de 10 ps et une large dynamique.
Zoccarato Yannick. Journées VLSI – FPGA – PCB de l’IN2P3, CPPM le 11/06/ PLAN 1 – Introduction 1-1 l’hadronthérapie 1-2 L’imagerie compton 2 – le.
L.LETERRIER – SCATS Sixteen Channel Absolute Time Stamper Journées VLSI PCB FPGA IAOCAO IN2P3 C. Beigbeder 1, D. Breton 1, S.
CEA / DSM / IRFU Mesures de charges et de temps avec l’ASIC SCOTT Journée VLSI / IN2P3 22 Juin 2010 Pour l’IRFU F. Guilloux, E. Delagnes.
Yixian Guo - Journées VLSI-PCB-FPGA-IAOCAO IN2P Circuit de Lecture de Photodiode pour Calibration Photométrique  Hervé Lebbolo  Yixian Guo.
Dernières mesures MAROC 2 Le jeudi 3 mai 2007 Réunion ATLAS Mesures effectuées sur la carte de test USB 4. Etude des S-curves vs Qinj en fonction du DAC.
1 17/06/2011 FATALICs : circuits de lecture pour l’électronique front end du TileCal de s-Atlas en IBM 130 nm Journée.
Réunion de service 28/02/2012. L1 L2 Détection Action Contrôle  Mesure en permanence la différence de longueur des deux bras (d=L1-L2)  précision de.
Xay Soumpholphakdy – Journées VLSI-PCB-FPGA-IAOCAO -IN2P LAL Semaine 25 R&D pour sATLAS Gerard Bohner, Jaques Lecoq, Samuel Manen, Xay Soumpholphakdy.
Les développements pour upgrades LHC
HV/HR CMOS : Démonstrateur en technologie LFOUNDRY de l’expérience ATLAS Patrick Pangaud, Stéphanie Godiot, Jian Liu CPPM/Aix-Marseille Université Tomasz.
AsAd for GET front-end Caractéristiques et prospective Sommaire: - Qu’est ce que GET? - Description d’AGET - Fonctionnalités d’AsAd - Status et prospective.
COLLABORATION CALICE Electronique Very front end pour le E-CAL Service Electronique, LAL, OrsayMardi 28 Mai 2002.
SKIROC status LAL – EUDET France – 05/04/2007. Common DAQ Slice FE FPGA PHY VFE ASIC Dat a Clock+Config+Control VFE ASIC VFE ASIC VFE ASIC Conf/ Clock.
General Electronics for Time Projection Chambers: Asic-Adc board
Transcription de la présentation:

P. Baron CEA IRFU/SEDI/LDEFJournées VLSI / PCB / FPGA / Outils; Juin 2010; LAL ORSAY. 1 Le circuit AGET pour la lecture des TPCs P. Baron, E. Delagnes. CEA/DSM/IRFU/SEDI/LDEF

Le circuit AGET pour la lecture des TPCs Plan 2

Le projet GET 3 Projet GET:Projet GET: General Electronic for TPC Objectif:Objectif: Système d’acquisition pour différentes TPCs dans différents modes de fonctionnement pour différentes expériences de physique nucléaire TPC:TPC: cible active Contexte national:Contexte national: CENBG; GANIL; IRFU Contexte international:Contexte international: NSCL-MSU(états unis); RIKEN(Japon) Financement:Financement: ANR [1/10/ /09/2013] Etude de la radioactivité Di-protons ACTAR: Mesure de réactions et de décroissances. 120 cm AT-TPC: étude des réactions induites par des faisceaux d’isotopes rares. Cahier des charges de GET: Large gamme dynamique:Large gamme dynamique: 100 keV/nucléon à plusieurs dizaines de MeV/nucléon, Modularité:Modularité: adaptation du nombre de voies électroniques au nombre de pads de chaque expérience [10000 à 30000], Traitement du signal:Traitement du signal: mesure de l’énergie, du temps d’arrivée et de la forme des signaux, Rapidité:Rapidité: 10 à 1000 événements/s. Trigger:Trigger: trigger de niveau 0 à 2.

Le circuit AGET pour la lecture des TPCs Architecture de GET 4  Organisation:  Asic AGET: IRFU  Carte ASAD: CENBG  Carte COBO: NSCL  Carte MUTANT: GANIL  Carte BEM: GANIL « AsAd le module front-end de GET: » Jérôme PIBERNAT _ Jeudi 24 _9h20

Le circuit AGET pour la lecture des TPCs Architecture de GET 5  Châssis µTCA: distribution des horloges; gestion Trigger; bande passante.

Le circuit AGET pour la lecture des TPCs Architecture de GET 6  Châssis µTCA: modularité.

Le circuit AGET pour la lecture des TPCs Architecture de AGET 7 AGET:AGET: asic AFTER (T2K) + discri seuil + lecture mémoire paramétrable. 64 canaux: partie analogique + mémoire (SCA)  Partie analogique:  Préamplificateur de charge + Filtrage  Discriminateur  Partie mémoire:  Profondeur de 512 cellules  Fwrite < 100 Mhz; Fread = 25 Mhz  Mode mémoire en 2 x 256 cellules  Niveau de l’asic  Information multiplicité [ Σ des 64 discri.]  Adresse des canaux touchés  Lecture du SCA [tous; canaux touchés; canaux sélectionnés; 1 à 512 cellules]  Slow control  Test (calibration, test ou fonctionnel)  Mode « espion » sur canal n°1

Le circuit AGET pour la lecture des TPCs Architecture de AGET 8 AGET:AGET: Principe du fonctionnement  Ecriture dans le SCA  Signal détecteur: converti, filtré et échantillonné dans le SCA  Signal filtré comparé à 1 seuil  Si le seuil est franchi: mémoire dans registre & transmission via ADC  Arrêt écriture [trigger]  Lecture registre canal touché  Ecriture de l’adresse des canaux à lire  Lecture du SCA

Le circuit AGET pour la lecture des TPCs 9 in Cl Cdet Cg *Cg2 Gain-2 RHV vdc Cs Sallen&Key Filter 16 values Cg Cs 2*Cg + - RHV vdc sg1 sg2 pole zero cancellation + - Cp Cs 16 values vdc Rp standby sg0 Cf0: 120 fF Cf1: 240 fF Cf2: 1 pF Cf3: 10 pF VCSAoutput: 1V Cp: 1.8 pF Rp: 28 MΩ Cs: 1 pF Rs: 25 kΩ to 500 kΩ CSA s0 Cf0 Rf0 Cf1 Rf1 Cf2 Rf2 s1 s2 sg0 standby Cf3 Rf3s3 Design de AGET AGET:AGET: Partie analogique  CSA:  CSA: 4 gains [120 fC à 10 pC] / canal  PZC:  PZC: zéro: 50 µs; pole: 25 ns à 500 ns  RC2:  RC2: pole: 25 ns à 500 ns Option: Option: entrée directe filtre RC2 ou Gain -2 Peaking Time: Peaking Time: 50ns à 1µs [16 valeurs]

Le circuit AGET pour la lecture des TPCs 10 Design de AGET AGET:AGET: Partie seuil  Partie Seuil:  Partie Seuil: gain différentiel + discriminateur + DAC + registre  Seuil:  Seuil: réglable; DAC commun (3 bits + 1 bit de polarité) + DAC individuel (4 bits)  Signal au dessus du seuil:  Signal au dessus du seuil: un signal « trigger » unitaire + mémoire dans registre tampon

Le circuit AGET pour la lecture des TPCs 11 Design de AGET AGET:AGET: Partie « trigger »  Signal de multiplicité:  Signal de multiplicité: Σ 64 discri. via ADC  Largeur:  Largeur: fixe [100 ns ou 200 ns] ou égale au ToT  Condition:  Condition: désactivé par Slow Control  2 étapes: 1.registre temporaire pendant une durée prédéfinie [pointeur adresse SCA:512, 256, 128] 2.Mémorisation dans registre canal touché à la fin de l’échantillonnage du SCA Itrigger Current Voltage SCA_write ADC BUFFER SCA_read SCA_data AGET 1 AGET:AGET: Partie registre canal touché  Rôle:  Rôle: information utilisée pour la lecture sélective des canaux

Le circuit AGET pour la lecture des TPCs 12 Design de AGET AGET:AGET: La mémoire SCA  SCA:  SCA: mémoire circulaire.  Fréquence d’écriture:  Fréquence d’écriture: 1 MHz à 100 MHz (Fwrite ≤ 512 / Tdrift). AGET:AGET: Lecture du SCA  Nombre de cellules:  Nombre de cellules: 1 à 512 [programmable]  Fréquence de lecture:  Fréquence de lecture: 25 MHz. CLKwrite CLKread Write Read Write phase Read phase c0c511 c510 ci-2 c1 c. ci ci-1 ci+1 ci+2 c0c511 c510 ci-2 c1 c. ci ci-1 ci+1 ci+2 c0c511 c510 ci-2 c1 c. ci ci-1 ci+1 ci+2 c0c511 c510 ci-2 c1 c. ci ci-1 ci+1 ci+2 Column n Channel 0 Channel 2 Channel n Channel Stop (trigger) Phase lecture ci ci+1 Phase écriture Stop (trigger) Phase lecture ci ci+1 Phase écriture ci+ offset Configuration: 512 cellules Configuration: (512 – offset ) cellules

Le circuit AGET pour la lecture des TPCs 13 Design de AGET AGET:AGET: Traitement de 2 événements rapprochés (Temps < Temps de lecture du SCA)  SCA:  SCA: 2 mémoires de 256 cellules. in1 In Buffer Data Out 256 cells 256 ini Column 0 to 255 Address pointer Mem cells Write Mem0 Read Mem0 Column 0 to 255 Address pointer Mem1 Write Mem1 Read Mem1 In Buffer Data Out PZC Filter Gain + - vth triggercx0 hit0 hit1 PZC Filter Gain + - vth triggercxi hit0 hit1  Fonctionnement:

Le circuit AGET pour la lecture des TPCs 14 Design de AGET AGET:AGET: Le slow control  Lien série: Din: input data; Dout: output data; Ck: clock; Cs: enable  Lien série: 4 signaux. Din: input data; Dout: output data; Ck: clock; Cs: enable  Protocole: Format: [r/wb] [Ad 6 … Ad 0 ][D NBD-1 …D 0 ]  Protocole: # SPI. Format: [r/wb] [Ad 6 … Ad 0 ][D NBD-1 …D 0 ] 12 registres: 16 à 128 bits AGET:AGET: lecture de l’adresse des canaux touchés  Lien série:  Lien série: le même que celui du slow control [50 MHz].  Protocole: Format: lecture [r][A mem0 ou 1][Hit 1 …Hit 68 ]; écriture [wb]][Hit 1 …Hit 68 ]. Din Cs ck Mode Adresse / sélection canaux Slow control «0» Sélection du mode

Le circuit AGET pour la lecture des TPCs 15 Les spécifications de AGET ParameterValue Polarity of detector signalNegative or Positive Number of channels64 External PreamplifierYes; access to the filter or SCA inputs Charge measurement Input dynamic range120 fC; 240 fC; 1 pC; 10 pC GainAdjustable/(channel) Output dynamic range2V p-p I.N.L< 2% Resolution< 850 e- (Charge range: 120fC; Peaking Time: 200ns; Cinchannel. < 30pF) Sampling Peaking time value50 ns to 1 µs (16 values) Number of SCA Time bins512 (or 2 x 256 cells) Sampling Frequency1 MHz to 100 MHz Trigger Discriminator solutionL.E.D Trigger Output/MultiplicityOR of the 64 discriminator outputs Dynamic range5% of input charge range I.N.L< 5% Threshold value4-bit DAC/channel + (3-bit + polarity bit) common DAC Minimum threshold value≥ noise Readout Readout frequency25 MHz Channel Readout modeHit channel; specific channels; all channels SCA Readout mode1 to 512 cells Test calibration1 channel / 64; external test capacitor test1 channel / 64; internal test capacitor (1/charge range) functional1, few or 68 channels; internal test capacitor/channel Counting rate< 1 kHz Power consumption< 10 mW / channel

Le circuit AGET pour la lecture des TPCs 16 Le Layout de AGET Technologie: AMS CMOS 0.35 µm Mémoire(SCA) 32 canaux Surface: 8550 µm x 7600 µm Composants: Transistors Capacités 5000 Résistances Boîtier: LQFP 160 (28x28x1.4 mm) Run dédié: Run dédié: IPHC/IRFU Réception: Réception: Juillet 2010

Le circuit AGET pour la lecture des TPCs 17 Les performances attendues de AGET I.N.L: I.N.L: Charge range: 10 pC; Peaking Time: 50&100 ns. Bruit: Bruit: Charge range: 120 fC & 10 pC mesure sur AFTER

Le circuit AGET pour la lecture des TPCs 18 Les performances attendues de AGET Seuil: Seuil: Dac global (3 bits + 1 bit de polarité) + Dac individuel (4 bits). Seuil minimal: Seuil minimal: Charge range: 120 fC & 10 pC Charge Range120fC1pC10pC DAC lsb293 eV2.7KeV27KeV Input max.37KeV343KeV3.43MeV 120 fC 10 pC

Le circuit AGET pour la lecture des TPCs 19 Conclusion  AGET:  AGET: asic pour la lecture des TPCs en physique nucléaire.  AGET:  AGET: asic front end du projet GET.  AGET:  AGET: asic AFTER + voie de décision + lecture sélective.  Réception & Test:  Réception & Test: Juillet 2010.

Le circuit AGET pour la lecture des TPCs 20 Merci