Résultats avec la carte à 4 hardroc+GRPC Statut des PCB: 6 pcb équipés: 1 pour µmegas: Mesh réalisé et firmware installé ok malgré le traitement « inhumain » subi chez Rui capa de protection à insérer 5 destinés pour GRPC dont 2 équipés également pour une lecture analogique (NI)
Threshold= 190 DAQ.U 100 fc Premier résultat no gain corr. GRPC-IHEP 32X8 pads TFE 93% Isobutene 5% SF6 2%
Le protocole des corrections de gains automatiques a été mis en place Pour étudier le seuil à 100 fc(GRPC) Une charge de 100 fc est injectée dans une voie à la fois. Le Scurve est tracée. Ceci est fait pour plusieurs gains (16,18,20,22). Le point d’inflexion est déterminé pour chaque gain grâce à une fonction de Fermi-Dirac. Le gain de chaque voie est ensuite corrigé pour avoir un point d’inflexion le plus proche possible de la valeur moyenne obtenue à gain = 16 Correction de gain
Quelques problèmes rencontrés Voie 43 de l’asic 3 du pcb 3 est très bruyant Piedestal autour de 300 coups de daq Ceci oblige de mettre le DAQ1 > 300 pour les 64 voies de l’asic sinon la voie 43 sature la mémoire….. Pas d’autres solutions pour le moment
En parallèle Nous avons étudié l’acquisition de plusieurs PCB à la fois afin de préparer le test sur faisceau..
Ce qui reste à faire: Actuellement la lecture se fait en série ce qui réduit le taux d’événements enregistrés. La lecture peut se faire en parallèle. Cette lecture est en cours d’installation. La lecture analogique a déjà été testé avec succès. Il manque encore la possibilité d’une lecture analogique et digitale simultanée sans perturbation mutuelle. Refaire l’efficacité avec la correction de gain (premiers tentative donne une amélioration de quelques pourcents)