Tous droits réservés © Alcatel Space Industrires All rights reserved DPT/Nom Fichier/ 3/29/2015 - 1 Centre de Compétence Technique CNES FPGA ALCATEL Space.

Slides:



Advertisements
Présentations similaires
Yassine Lakhnech Prof. UJF Verimag
Advertisements

Antoine Quévreux Guillaume de Prunelé
Eléments de Génie Logiciel
192 allée des Chênes ZAC du Baconnet F Montagny
Test de Systèmes Intégrés Digitaux et Mixtes
Anticipation et Qualité
Page 1 ECOLE SUPERIEURE DE LOGISTIQUE INDUSTRIELLE ORGANISATION ET SYSTEME ECOLE SUPERIEURE DE LOGISTIQUE INDUSTRIELLE L'ETUDIANT ACTEUR POUR UNE ENTREPRISE.
Flow de conception (4h)-demo
Présentation d’un design de carte vidéo
1 Title of presentation Enter First name, surname | Date.
Page 1 Introduction à ATEasy 3.0 Page 2 Quest ce quATEasy 3.0? n Ensemble de développement très simple demploi n Conçu pour développer des bancs de test.
Acquisition de signaux ECG à l’aide de la carte DSPACE
Fonction Traiter Algorithmique et Programmation
CCT : Les Convertisseurs A / D
™.
Plan de la présentation
Les besoins en CAN pour les applications d'imagerie
26 novembre 2009 Présenté par : René CORBEFIN Ex VP Electronics AIRBUS
Préqualification OMS des Produits Médicamenteux
Plan de développement Définition tensions alimentation et puissance associées Alimentation analogique & Alimentation numérique Définition connecteur mezzanine.
Synthèse d’activités Présentation.
Tous droits réservés - 15 novembre 2004 Présentation du PEI Étude de marché des éditeurs de logiciels dans le domaine de la géographie.
IGL301 - Spécification et vérification des exgiences 1 Chapitre 1 Introduction (ref : Bray chapitre 1)
Introduction Objectifs du cours Évaluation Références
Formation en alternance
COTRE COmposants Temps REel
Travaux de thèse de Julien FRANCOIS
LEAN EN BACK OFFICE Geoffrey Noble
Journées prospectives DSM/DAPNIA-IN2P3 La Colle sur Loup 14/10/2005 Jacques Lecoq 1 Electronique et traitement du signal Introduction et évolution de l’électronique.
GESTION DE PROJET Ce que dit la norme ….
Progrès technique et logique économique : leur liaison interne
Soutenance de stage 16 Mai au 5 Août 2011
SU PENDANT LS1 DAY - DATABASE. Christophe Podevin| SU pendant LS1 day| | EDMS XXXXXXX | page 2 Equipe Christophe (50% sur Forms, data et coordination.
Exemple Activité : Suivi de consommation
ANALYSE METHODE & OUTILS
LA DEMARCHE D’INVESTIGATION EN SCIENCES
INF3500 : Conception et implémentation de systèmes numériques Pierre Langlois Options d’implémentation.
All rights reserved © 2000, Alcatel, Paris. Suppression du plomb : la position et l’expérience d’un assembleur Paris, le 25 avril 2001.
Journée N°1 – Baccalauréat STI2D – Formation de spécialité SIN
Tenue aux radiations des composants Logiques et Interfaces
La technologie en 3ème avec Rob’OK Au collège République Bobigny
Optimisation des performances
MICROLOR Le savoir partagé
POLITIQUE CONVERTISSEURS ANALOGIQUE-NUMERIQUE 1 CCT CNES – 28 mai 2002.
Plan Définitions et exemples Composants de cluster
Institut Supérieur des Sciences Appliquées et de Technologie Sousse
EVOLUTION DU SYSTEME D’INFORMATION
Modélisation VHDL-AMS haut niveau de l’activité en courant des mémoires en vue de l'optimisation de la compatibilité électromagnétique Richard PERDRIAU*/**
Réalisé par : Mr IRZIM Hédi Mr JRAD Firas
Cours d’Outils de conception ESME SUDRIA 2003
GENIE LOGICIEL
© Astrium 11 Décembre 2001 FPGA Page 1 CCT sur les FPGA.
INF8505: processeurs embarqués configurables
Les systèmes mono-puce
1 Emeric ROLLIN 1 Génie Logiciel GENIE LOGICIEL
Mobile Devices Ingenierie
FORMATION Electronicien de Test et Développement
Implantation de processeurs dans les FPGA et ASIC
Introduction au VHDL - R.WEBER - Polytech'Orleans
1 Emeric ROLLIN 1 Génie Logiciel GENIE LOGICIEL
1 Université Henri Poincaré, Nancy 1 La préemption appliquée aux FPGAs Soutenance de rapport bibliographique de DEA Faculté des Sciences Vandoeuvre-lès-Nancy.
Plan d’évaluation FPGA
L’enseignement de spécialité SLAM
Composants à réseaux logiques programmables
No silver bullet Reflexion d ’experts du logiciel sur la difficultée de développer des logiciels fiables Quelles sont les causes Quelles solutions.
TECHNOLOGIES & METHODES
Comment choisir son MCU (ou autre DSP, FPGA …) ?
CEA DSM Irfu 29 / 12 / Christophe Cara - Développement d’un SoC LEON Séminaire ‘instrumentation’ FPGA intégrant un microprocesseur Développement.
Journées informatique IN2P3/Dapnia, Lyon Septembre 2006 Consolidation des serveurs par virtualisation Retour d’expérience sur l’utilisation de VMware.
Transcription de la présentation:

Tous droits réservés © Alcatel Space Industrires All rights reserved DPT/Nom Fichier/ 3/29/ Centre de Compétence Technique CNES FPGA ALCATEL Space Département TTN BO/CR/NA 30/11/2001 Sandrine Auguié / Jean-Marie Garigue

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Utilisations des FPGAs à ALCATEL Space (1/3)  Deux champs d’application  Embarqué  Prototypage rapide d’ASICs complexe  Embarqué  Applications  traitement de données (gestion mémoire, multiplexage)  télécom (modulation et codage)  carte processeur (glue logique, co-processeur)  FPGAs de type anti-fusible (ACTEL)  A1020, A1280, RH1020, RH1280, A54SX16/32  Expérience  10 ans d’utilisation  plus de 50 designs modèles de vol déjà réalisés

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Utilisations des FPGAs à ALCATEL Space (2/3)  Maquettage des ASICs complexes  Utilisation de FPGAs SRAM (XILINX)  Vérification dans l’équipement avec utilisation d’une plaquette d’adaptation ASIC->FPGA  Utilisation de Virtex-E 800 à 2000 en BGA560  Mise en oeuvre de grande quantité de mémoire intégrée  Développement de «proof of concept»  Validation algorithme de traitement hors équipement  Bancs de test FPGAs intégrant jusqu’à 6 cartes avec 4 Virtex 1000, possibilité d’intégrer des cartes ADC, DAC (Validation processeur numérique transparent, turbo-décodeur, …)  Mise en oeuvre LVDS  Complémentaires des solutions émulation hardware également utilisées : aspects analogiques et «at speed»

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Utilisations des FPGAs à ALCATEL Space (3/3) Conclusion  2 sources privilégiées  ACTEL (RH1020, RT54SX16/32)  XILINX (Virtex, Virtex-e)  2 champs d’application  Embarqué : 50 designs en ACTEL  Prototypage : bancs de test et “proof of concept” en XILINX

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Moyens  Machines :  Work Stations  Sunblades+U80  Logiciels  Renoir  SPW  Modelsim  Leonardo  FPGA Compiler  Velocity  FormalPro

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Retour d’expérience : technologies (1/3)  Antifusible (ACTEL)  Alertes composant  incertitudes à la mise sous tension, séquencement d’alimentation, polarisation de certaines broches  Alertes causées par la complexité et la nouveauté du produit, beaucoup plus fréquentes sur la RT54SX que sur les familles précédentes (peu de délai entre la version civile et la version RT)  Défaillance en programmation  Documentation et information technique :  Produit U.S. => difficulté d’obtenir des informations techniques rapidement sur certains cas de mise en œuvre  Obsolescences  Brutale sur la RT54SX (le produit était à peine qualifié)  Mise en évidence des limites du schéma “fabless”  Fiabilité, tenue aux SEUs, bon support

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Retour d’expérience : technologies (2/3)  SRAM (XILINX)  Difficultés pour approvisionner les nouvelles séries en petite quantité et dans des délais courts  Produits très complexes  Standard d’IO en grand nombre, mémoire enfouie  Sensibilité de la performance en layout au placement des entrées/sorties  Grosses matrices disponibles uniquement en BGA  Evolution très rapide des tension d’alim avec les nouvelles familles  => Difficulté de mise en œuvre des produits  Produits jamais mis en œuvre en embarqué  un grand nombre de difficultés de mise en œuvre reste sans doute à voir.  Produits performants, outils XILINX puissants

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Retour d’expérience : technologies (3/3) Conclusion  Difficultés liées à l’évolution rapide des technologies et à leur perennité plus réduite  Pas de difficultés majeures au niveau design  Difficultés de mise en œuvre

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Retour d’expérience : outils (1/2)  Antifusibles et SRAM :  Marché FPGA de plus en plus orienté vers le développement sur PC, inquiétude pour l’avenir de la part des utilisateurs de station de travail  Evolution permamente des versions d’outils, extrèmement difficile d’avoir une configuration stable.  Pas de leadership sur la synthèse, difficulté de trouver le “bon” outil, outils très buggés  Impossibilité de travailler avec un analyseur de timing standard, obligation de travailler avec ceux des fournisseurs (souvent moins performants)  Antifusibles :  Marché de niche, donc peu d’intérêt des fournisseurs de CAD, donc difficulté pour avoir les bibliothèques pour tous les outils.  Résolutions des bugs tardive

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Retour d’expérience : outils (2/2) Conclusion  Evolution très rapide des versions d’outils, beaucoup de bugs  Difficultés pour avoir les bibliothèques spécifiques à certains outils (preuve formelle, analyse statique de timing)

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Orientation ALCATEL pour les futurs projets  Prototypage  Poursuite avec XILINX en capitalisant sur l’expérience acquise, évolution vers VIRTEX 2.  FPGAs Embarqués  Capitalisation de l’acquis et de la confiance avec ACTEL, embarquement des nouvelles familles RT54SX-S. Gros intérêt pour la 72S  Recherche d’une alternative à ACTEL, avec des fondeurs spaciaux  ATMEL  UTMC  Recherche de la performance, de la flexibilité, et d’un écart réduit avec le commercial avec XILINX (Virtex, Virtex-e, …)

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Attentes ALCATEL pour le futur  Fin de la situation de monopole ACTEL  Augmentation de la capacité (vers 1M de portes ?)  Intégration de mémoires enfouies  Intégration d’interfaces rapides : LVDS  Diminution des contraintes de mise en œuvre :  Stabilité à la mise sous tension  Séquence d’alimentation simplifiées  Disponibilité d’alternatives aux boîtiers BGA  Amélioration de la chaîne de développement

Nom Fichier - 3/29/ M053-1 Tous droits réservés © Alcatel Space Industries All rights reserved CCT FPGA CNES - ALCATEL Conclusion  Qualification de la famille RT54SX-S  Qualification des XILINX VIRTEX et développement d’une méthodologie de durcissement aux SEUs  Développements ATMEL