SKIROC status LAL – EUDET France – 05/04/2007. Common DAQ Slice FE FPGA PHY VFE ASIC Dat a Clock+Config+Control VFE ASIC VFE ASIC VFE ASIC Conf/ Clock.

Slides:



Advertisements
Présentations similaires
THALES Communications Les informations contenues dans ce document sont la propriété exclusive du Groupe THALES. Elles ne doivent pas être divulguées sans.
Advertisements

OTB Analog module: Input configuration with TSX PREMIUM (TSXCPP110)
Mardi 20 Novembre 2012 Recap I can
Proposition for a new policy for MAPMT Gain Control Sylvie Dagoret-Campagne LAL EUSO-BALLOON 8th Progress meeting1.
Donnez l’heure “Time”… it’s a ticking!.
Upgrade banc de test cosmique
1 CALICE IN2P3 – Revue annuelle Un pion de 80 GeV.
Journées collectives Projets/Labos/Dir-IN2P3 PHENIX F. Fleuret, LLR 05/07/20071 Journées Projets/Labos/Dir-IN2P3 PHENIX.
ASPIC Front-end CCD Readout Circuit For LSST camera
Journée « Spatiale » 19 février 2009, APC Compétences Techniques P. DARGENT.
Projet CTF3 au LAPP Réunion de service Louis Bellier, Jean Tassan, Sébastien Vilalte.
Banc Omegapix2 3D/Digital Firmware/Software O. LE DORTZ LPNHE Paris 29 octobre 2013/ Réunion PPS.
La DAQ pour les projets ANR et EUDET Remi Cornat, Julie Prast Pour la collaboration SOCLE – 19 Novembre 2007.
DHCAL DHCAL La collaboration EDHCAL La collaboration EDHCAL Le projet DHCAL Le projet DHCAL Activités détecteurs Activités détecteurs Activités électroniques.
Julie Prast, DHCAL Meeting, 6 mai 2008 Statut de la carte DIF Sébastien Cap, Guillaume Vouters Julie Prast.
Réunion de suivi du 8 décembre 2011  Dernières nouvelles  Mini-tiroirs  Electronique front-end  Dernières nouvelles  Mini-tiroirs  Electronique front-end.
SWA Café – Suivi des engagements pris par la France lors de la RHN de 2014, en consultation avec la Société Civile Céline Gilquin (Agence Française de.
The relationship between the different FEB projects The first MainBoard and its Processing DaughterBoard will be developed for 3-in-1, but keeping the.
SKIROC status LAL – EUDET France – 05/04/2007. Common DAQ Slice FE FPGA PHY VFE ASIC Dat a Clock+Config+Control VFE ASIC VFE ASIC VFE ASIC Conf/ Clock.
JRA3-EUDET France Ecal & DHcal C.Clerc LLR- Ecole polytechnique.
RD51 Collaboration 9 novembre 2009 SOCLE 09 1 Projet DHCAL au LAPP Catherine ADLOFF.
AsAd for GET front-end Caractéristiques et prospective Sommaire: - Qu’est ce que GET? - Description d’AGET - Fonctionnalités d’AsAd - Status et prospective.
PERFORMANCE One important issue in networking is the performance of the network—how good is it? We discuss quality of service, an overall measurement.
COLLABORATION CALICE Electronique Very front end pour le E-CAL Service Electronique, LAL, OrsayMardi 28 Mai 2002.
1 Case Study 1: UNIX and LINUX Chapter History of unix 10.2 Overview of unix 10.3 Processes in unix 10.4 Memory management in unix 10.5 Input/output.
IP Multicast Text available on
Update on Edge BI pricing January ©2011 SAP AG. All rights reserved.2 Confidential What you told us about the new Edge BI pricing Full Web Intelligence.
L’Electronique Back-End du Détecteur SciFi
TP4
1 Virtex-5 FXT 100 FPGA/KIT ML523
Physical principle Ultrapurification Single pixel detector Electronics
François Schnell – ULP Multimedia
Acquisition des données
Le point sur notre participation à l’ETD (Electronique, Trigger, DAQ)
Pascal Perret LPC Clermont
L'heure.
Year 7 French Homework Mme Janickyj
The nation now known as The Democratic Republic of Congo was at one time the personal property of the King of Belgium.
Électronique FE associée aux détecteurs semi-con
Programme des actions à mener dans l’option du Démonstrateur
Le Démonstrateur version LPC
1 S Transmission Methods in Telecommunication Systems (4 cr) Transmission Channels.
Réunion service Instrumentation Activités CMS-Traces
Status des cartes 4 HR 10 février 2009
Strengths and weaknesses of digital filtering Example of ATLAS LAr calorimeter C. de La Taille 11 dec 2009.
A Unified Understanding of the Many Forms of Optical Code Division Multiplexing Eli Yablonovitch Rick Wesel Bahram Jalali Ming Wu Ingrid Verbauwhede Can.
Quantum Computer A New Era of Future Computing Ahmed WAFDI ??????
Theory of Relativity Title of report Encercle by Dr. M.Mifdal Realized by ZRAR Mohamed.
ÊTRE To be (ou: n’être pas!).
Reconstruction of HR1 events taken in test beam
Résumé CB WLCG du 3 février 2005
3D LHC 29 November 2007 A.Rozanov
© 2004 Prentice-Hall, Inc.Chap 4-1 Basic Business Statistics (9 th Edition) Chapter 4 Basic Probability.
Phase-Locked Loop Design S emiconducto r S imulation L aboratory Phase-locked loops: Building blocks in receivers and other communication electronics Main.
General Electronics for Time Projection Chambers: Asic-Adc board
Six months after the end of the operations
Présentation pour M. R. Aymar 19 IX 2004
Technologies SoPC (System On Programmable Chip)
Bancs DAQ.
Développements techniques GRAND-proto
Quelle est la date aujourd’hui?
Activités du groupe CTF3 au LAPP
beam charge measurements
les instructions Bonjour la classe, sortez vos affaires
Status Daq µTCA et carte Asm
University : Ammar Telidji Laghouat Faculty : Technology Department : Electronics 3rd year Telecommunications Professor : S.Benghouini Student: Tadj Souad.
Good Morning, Bonjour, Worsley Brigade!
IMPROVING PF’s M&E APPROACH AND LEARNING STRATEGY Sylvain N’CHO M&E Manager IPA-Cote d’Ivoire.
M’SILA University Information Communication Sciences and technology
Transcription de la présentation:

SKIROC status LAL – EUDET France – 05/04/2007

Common DAQ Slice FE FPGA PHY VFE ASIC Dat a Clock+Config+Control VFE ASIC VFE ASIC VFE ASIC Conf/ Clock - Timing is the same for all detectors - Number of channels involves embedded electronic for all detectors -Outputting of data is done the same way for all detectors  Back-end of very-front-end shall be common for all detectors VFE AsicFE electronicDetector FE of VFE BE of VFE Concentrator

Time considerations time Time between two trains: 200ms (5 Hz) Time between two bunch crossing: 337 ns Train length 2820 bunch X (950 us) Acquisition 1ms (.5%) A/D conv..5ms (.25%) DAQ.5ms (.25%) 1% duty cycle IDLE MODE 99% duty cycle 199ms (99%) analog detectors only

Read out : token ring Acquisition A/D conv.DAQIDLE MODE Chip 0 Chip 1 Acquisition A/D conv.DAQIDLE MODEIDLE Chip 2 Acquisition A/D conv.IDLE MODEIDLE Chip 3 Acquisition A/D conv.IDLE MODEIDLE Chip 4 Acquisition A/D conv.IDLE MODEIDLEDAQ Chip 0Chip 1Chip 2Chip 3Chip 4 5 events3 events 0 event 1 event 0 event Data bus

Acquisition mode in test beam  No time measurement  Synchronous hold validated by internal trigger BCID NN+1N+2 Trig OR Trigger_validb Hold Machine sync. Hold Peaking time Valid_hold (analogue memory address) kkk+1

SKIROC presentation - ECAL read out - Silicon PIN detector - 36 channels -Compatible new DAQ

Main features  Designed for 5*5 mm² pads  36 channels (instead of 72 to reduce cost of prototype)  Detector AC/DC coupled  Auto-trigger MIP/noise ratio on trigger channel : 16  2 gains / 12 bit ADC  2000 MIP MIP/noise ratio : 11  Power pulsing Programmable stage by stage  Calibration injection capacitance  Embedded bandgap for references  Embedded DAC for trig threshold  Compatible with physic proto DAQ Serial analogue output External “force trigger”  Probe bus for debug  24 bits Bunch Crossing ID  SRAM with data formatting  Output & control with daisy-chain Digital on FPGA for debug

One channel

Digital

Block scheme of SKIROC Ch. 0 Ch. 1 Analog channel Analog mem. 36-channel Wilkinson ADC Analog channel Analog mem. Ch. 35 Analog channel Analog mem. Bunch crossing 24 bit counter Time digital mem. Event builder Memory pointer Trigger control Main Memory SRAM Com module ECAL SLAB

Planning ANR

Planning Eudet Le module EUDET doit être terminé pour mi 2009 Nous nous accordons 6 mois de contingency L’électronique doit partir en prod en mars 2008 (+6 mois max) SKIROC sera testé à l’ordre 1 en septembre 2007  SKIROC 2 proto soumis fin 2007  Production mi 2008 ( 3 mois de retard) Gestion des risques à étudier, ce planning semble le meilleur compromis risque-retard mais il est très optimiste.

Différence EUDET-Module 0 Calibration hors chip Quelques composants à prévoir dehors (bord de slab) Signaux analogiques sur le slab (calibration pulse) Plus de signaux sdur le PCB (pas de sous adressage, plusieurs Clk) Gamme dynamique réduite à 2000 MIP Auto trigger par chip dans eudet, par voie dans module 0 ?

STATUS  Chips are due very soon MPW delayed by a couple of weeks  Test board is in fab 3 PCBs are due for next week 1 PCB in hand Assembling in house of the first PCB :now Firmware is in developpment Labview software is in development  First results for the next CALICE meeting Analogue measurements  Some more at LCWS